一种基于神经网络的自校准系统及方法

    公开(公告)号:CN113391188B

    公开(公告)日:2022-04-22

    申请号:CN202110436697.7

    申请日:2021-04-22

    Applicant: 厦门大学

    Abstract: 本发明给出了一种基于神经网络的自校准系统及方法,通过设置自检单元、可调元件阵列和计算单元,自检单元测量与待校准电路关联的低频测量值M,可调元件阵列将计算单元的控制字输入待校准电路,计算单元基于自检单元和可调元件阵列进行校准。本发明能够通过训练神经网络来预测待校准电路的电性能参数,计算期望的电性能参数下所对应的计算单元的控制字,通过控制字控制接入到可调元件阵列的可调元件值,使得待校准电路校准至期望的电性能参数范围内从而有效降低模拟、射频等电路的测试成本和复杂度,提高校准效率。

    构成RFID电子标签的整流器及前端电路

    公开(公告)号:CN110460253A

    公开(公告)日:2019-11-15

    申请号:CN201910720140.9

    申请日:2019-08-06

    Applicant: 厦门大学

    Inventor: 郭东辉 刘鹏志

    Abstract: 本发明涉及电路技术领域,提供了一种构成RFID电子标签的整流器及前端电路。包括整流器、电压钳位电路、LDO电路和上电复位电路;所述整流器与电压钳位电路连接,电压钳位电路连接有LDO电路和储能电容CL,LDO电路与上电复位电路连接,所述整流器从RF天线接收信号转换为直流信号,经电压钳位电路的调节后把能量存储到储能电容CL,储能电容CL为LDO电路提供电源,LDO电路给上电复位电路提供电源;本发明的整流电路利用电路自偏置来抵消阈值电压的影响,减小了导通压降,降低了损耗,达到减小功耗和增加RFID识别距离的目的。

    一种基于二进制域的椭圆曲线密码体制的改进模除方法

    公开(公告)号:CN107040380A

    公开(公告)日:2017-08-11

    申请号:CN201710443912.X

    申请日:2017-06-13

    Applicant: 厦门大学

    CPC classification number: H04L9/3066 H04L9/3033 H04L2209/12

    Abstract: 一种基于二进制域的椭圆曲线密码体制的改进模除方法,涉及域运算方法。提供一种约减效率高、运算速度快的基于二进制域的椭圆曲线密码体制的改进模除算法。根据r(t)=y(t)/x(t)mod F(t),算法先将寄存器A、B、U、V赋予对应初始值,再通过一次性判断寄存器中最低两位二进制数据的值,实现对应约减操作,直到寄存器A中存储的数值降为1,寄存器U中存储的数值即为模除结果r(t)。通过Verilog语言实现算法并仿真,对比改进的欧几里得算法及费马小定理算法,该算法在时间消耗方面存在优势,有效加速了模除计算,可用于ECC加解密IP核中。

    基于FPGA的LUKS认证芯片电路及其密码恢复方法

    公开(公告)号:CN106027261A

    公开(公告)日:2016-10-12

    申请号:CN201610329181.1

    申请日:2016-05-18

    Applicant: 厦门大学

    Abstract: 基于FPGA的LUKS认证芯片电路及其密码恢复方法。芯片电路设控制、密码生成、3个用户密钥PBKDF2、用户密钥选择、AES128密钥扩展、AES128解密、BRAM存储、反取证合并、哈希校验值PBKDF2和比较共12个模块。密码恢复方法:FPGA处理器解析加密的LUKS镜像文件获取认证需要的数据;处理器将认证需要的数据写入控制模块的寄存器;处理器向LUKS认证芯片电路发送启动信号,芯片电路进行密码恢复;处理器启动芯片电路后监测芯片电路控制模块中状态寄存器,获取认证是否完毕及认证是否成功的信息;处理器监测到认证完毕,若成功,向控制台输出认证恢复的密码;若失败,输出密码恢复失败信息。

    一种适用于无线体域网通讯接入的双线性身份认证方法

    公开(公告)号:CN105978918A

    公开(公告)日:2016-09-28

    申请号:CN201610591959.6

    申请日:2016-07-26

    Applicant: 厦门大学

    Inventor: 郭东辉 戴松松

    Abstract: 一种适用于无线体域网通讯接入的双线性身份认证方法,涉及无线体域网络安全。包括以下步骤:1)NM的系统初始化,然后公布系统参数;2)AP和C在NM处完成注册过程,C获得公钥QC和私钥SC,AP获得公钥QAP和私钥SAP;3)C生成随机数和时间戳,并结合私钥SC和AP的公钥QAP构造消息1,向AP发送消息1;4)AP收到消息1,检查时间戳,利用私钥SAP完成对C的认证;AP生成随机数和时间戳,并结合消息1,生成会话密钥和消息2,将消息2发送给C请求认证;5)C收到消息2,检查时间戳,结合C生成的随机数完成对AP的认证,再利用消息2生成会话密钥。可实现用户与应用服务提供商之间的双向认证。

    一种可集成的光模块发送光眼图的自动调试电路

    公开(公告)号:CN104821478A

    公开(公告)日:2015-08-05

    申请号:CN201510288932.5

    申请日:2015-05-31

    Applicant: 厦门大学

    Inventor: 郭东辉 王韦华

    Abstract: 一种可集成的光模块发送光眼图的自动调试电路,涉及光模块。设有算法模块、Ibias电流DAC模块、Imod电流DAC模块、Ibias电流监控模块、Imod电流监控模块;算法模块输出端分别接Ibias电流DAC模块输入端和Imod电流DAC模块输入端,Ibias电流DAC模块输出端接Ibias电流监控模块输入端,Imod电流DAC模块输出端接Imod电流监控模块输入端,Ibias电流监控模块的Ibias电流输出端和Imod电流监控模块的Imod电流输出端分别接激光器的驱动器芯片输入端;Ibias电流监控模块和Imod电流监控模块接回算法模块。

    一种基于高线性鉴频鉴相-电荷泵对电路的频率合成器

    公开(公告)号:CN104333381A

    公开(公告)日:2015-02-04

    申请号:CN201410546697.2

    申请日:2014-10-16

    Applicant: 厦门大学

    Inventor: 郭东辉 魏厚德

    Abstract: 一种基于高线性鉴频鉴相-电荷泵对电路的频率合成器。设有延时模块、鉴频鉴相器、电荷泵、低通滤波器、压控振荡器、双模/多模分频器、低位抖动模块、分频比值模块、Σ-Δ调制器;延时模块输入端外接参考时钟,输出端经第一鉴频鉴相器接第一电荷泵输入端;第二鉴频鉴相器第1输入端外接参考时钟,输出端接第二电荷泵输入端;两个电荷泵输出端以滤波器接压控振荡器输入端,压控振荡器输出端接双模/多模分频器第1输入端,低位抖动模块输出端和分频比值模块输出端接Σ-Δ调制器输入端,调制器输出端接分频器第2输入端,分频器输出端接第一鉴频鉴相器第2输入端和第二鉴频鉴相器第2输入端。

    一种基于相关取样的微波测距装置

    公开(公告)号:CN101598790B

    公开(公告)日:2011-08-10

    申请号:CN200910112252.2

    申请日:2009-07-24

    Applicant: 厦门大学

    Inventor: 郭东辉 董晓盈

    Abstract: 一种基于相关取样的微波测距装置,涉及一种微波测距装置。提供一种结构简单,精确度较高,成本较低的基于相关取样的微波测距装置。设有频率控制模块、微波模块和信号处理模块,频率控制模块设有主时钟信号发生器、主路脉冲形成电路、取样时钟信号发生器和取样脉冲形成电路。微波模块设有本地振荡器、主路开关、取样开关、功率放大器、低噪声放大器、滤波器、耦合器、发射混频器、接收混频器以及天线。信号处理模块设有发射峰值检测器、接收峰值检测器、或门电路、微控制器和显示器。利用与接收信号周期相差极小的取样信号对发射信号和接收信号进行基于相关的取样,实现发射与接收的时间差在时域上的扩展,进行高精度的物距测量。

    激光多脉冲扩时测距装置
    29.
    发明公开

    公开(公告)号:CN102073051A

    公开(公告)日:2011-05-25

    申请号:CN201010551161.1

    申请日:2010-11-19

    Applicant: 厦门大学

    Inventor: 郭东辉 房永强

    Abstract: 激光多脉冲扩时测距装置,涉及一种激光测距装置。提供一种采用激光脉冲飞行时间间隔扩展测量,能有效提高对目标的测距精度的激光多脉冲扩时测距装置。设有相关时钟控制电路、单稳态触发器、脉冲驱动电路、脉冲半导体激光器、雪崩光电二极管、前置滤波放大电路、抽样保持电路、恒比定时检测电路、门控逻辑、微处理器、液晶显示器、准直透镜和聚焦透镜。基于激光多脉冲的测距方式和恒比定时的时刻鉴别原理,用以解决短程激光脉冲测距中时间间隔难以精确测量的问题。解决激光单脉冲测距方式下,脉冲飞行时间间隔难以精确测定的不足,实现高精度、非接触式的近距离激光测距,应用于短程激光脉冲测距系统,能有效提高对目标的测距精度。

    一种基于Banyan网络和多FPGA结构的EDA硬件加速方法与系统

    公开(公告)号:CN114090250B

    公开(公告)日:2024-09-24

    申请号:CN202111389032.1

    申请日:2021-11-22

    Applicant: 厦门大学

    Abstract: 本发明给出了一种基于Banyan网络和多FPGA结构的EDA硬件加速方法与系统,包括将EDA算法加速和仿真加速结合在一个系统内,EDA算法加速时启用顶层EDA算法控制数据的发送和接收,EDA仿真加速时根据用户所设计的待测设计结构以及用户输入的仿真数据;同时采用多通道SCE‑MI接口进行软硬件数据协同,再使用Banyan网络来实现多FPGA的数据交换;最后将加速后的数据回传进行处理,将仿真数据与验证数据进行对比验证仿真结果,或将运算结果数据返回给外部EDA软件。本方法采用软硬件协同方式对算法和仿真进行加速,将EDA算法加速和仿真加速结合,采用多通道PIPE式SCE‑MI标准协议接口,具有普适性,同时将Banyan网络应用于多FPGA数据交换,降低了数据交换延迟,使得系统实现结构简单、功能高效。

Patent Agency Ranking