-
公开(公告)号:CN113672024B
公开(公告)日:2022-11-01
申请号:CN202110824920.5
申请日:2021-07-21
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: G05F3/26
Abstract: 本发明涉及一种应用于低功耗LDO的漏电流补偿电路及方法。LDO工作于高温、大输入电压和极低负载电流的情况下漏电流补偿电路打开,在电路典型工作状态下本漏电流补偿电路停止工作。本发明中漏电流供应源用于成比例地实时监测和跟随功率管的漏电流,开关控制电路用于实时地监测电路的工作状态,在电路工作在高温、大输入电压和极低负载电流时,打开漏电流供应管。漏电流供应管用于向LDO提供漏电流,使得LDO的负载电流在与功率晶体管漏电流数量级相近时仍然能保持正确的输出。
-
公开(公告)号:CN108306648B
公开(公告)日:2021-06-08
申请号:CN201711329588.5
申请日:2017-12-13
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: H03M1/82
Abstract: 本发明涉及一种可编程调节时钟交叉点的高速时钟接收电路,包括交叉点调整电路、交叉点检测电路、交叉点配置电路和缓冲器电路。交叉点调整电路接收高速差分输入时钟信号并根据反馈回路生成的控制信号Vc调节差分时钟交叉点;缓冲器电路将CML时钟信号转换成标准CMOS时钟信号并增强时钟信号驱动能力;第一交叉点检测电路和第二交叉点检测电路分别检测缓冲器输入和输出端时钟信号交叉点,生成交叉点指示信号Vcp和Vcn;交叉点配置电路根据Vcp、Vcn和配置信号A 产生供交叉点调整电路使用的控制信号Vc。本发明能够通过输入码字实现高速差分时钟交叉点在全电压范围调节,之间灵活调整,满足数据转换器电路等多种应用需求,实现高性能时钟接收电路。
-
公开(公告)号:CN106849915B
公开(公告)日:2020-03-27
申请号:CN201611241208.8
申请日:2016-12-29
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: H03K5/135
Abstract: 本发明公开了一种可编程的时钟相移电路,属于电子电路技术领域。该时钟相移电路,通过编程控制调整时钟信号链路上的伪反相器中的电流,从而控制积分电容充放电时间,再通过第一施密特触发器SMIT1和第二施密特触发器SMIT2的正反馈作用,加速对上升或下降沿的调整,最终实现第一伪反相器INVW1和第二伪反相器INVW2对输入时钟信号相位的调整;仅作简单编程,即可为电容提供不同比例的充电电流,保证传输的精度,同时大大减小芯片面积的开销和电路设计难度,节省了电路功耗。可实现时钟从0°到315°,步长为45°的相移,共8个相移的调整,最快速的满足后级电路的最佳调整时序位置要求。
-
公开(公告)号:CN110233623A
公开(公告)日:2019-09-13
申请号:CN201910340299.8
申请日:2019-04-25
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: H03M1/46
Abstract: 一种应用于MDAC中校准共模电压的电路,包括开关电容MDAC和共模参考信号产生电路,共模参考信号产生电路能够校准开关电容MDAC在采样相Φ1和保持相Φ2转换时,余量放大器差分输入端共模电压的变化。本发明在MDAC结构基础上,增加一个共模参考信号产生电路,根据开关电容MDAC中余量放大器AMP所需要的输入共模电压产生合适的共模参考信号提供给MDAC,以达到校准功能,无需改变已有的MDAC结构,从而提高了整个MDAC和模数转换器的性能。
-
公开(公告)号:CN108768324A
公开(公告)日:2018-11-06
申请号:CN201711456405.6
申请日:2017-12-28
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
CPC classification number: H03F3/45932 , H03F3/68 , H03F2203/45074
Abstract: 应用于输出级为反相器结构的衬底调制共模反馈电路,包括连接第一、二级运放的共模反馈电路、产生衬底调制电压的反馈环路,反馈环路包括第一电荷泵电路、第二电荷泵电路、第一运算放大器、第二运算放大器、电路,电路包括第一场效应管,与第一场相应管相连的第二场相应管,与第二场效应管相连的第三场效应管,两级运算放大器的共模输出由反馈环路产生的输出电压配合连接第一运算放大器、第二运算放大器的共模反馈电路调节,第一运算放大器、第二运算放大器的第二级采用反相器结构。
-
公开(公告)号:CN106953622A
公开(公告)日:2017-07-14
申请号:CN201710115373.7
申请日:2017-03-01
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
Abstract: 本发明涉及一种可编程调节共模电平的高速时钟接收电路,包括偏置电路、逻辑控制电路、二进制电流源及开关阵列、二进制电流沉及开关阵列和接收控制电路。偏置电路在上电后为电流源和电流沉阵列提供电压偏置,控制初始电流与初始电平;逻辑控制电路将输入的控制码字译码成电流源和电流沉开关阵列的开关控制信号;二进制电流源及开关阵列和二进制电流沉及开关阵列分别连接到时钟输入端用来补充和抽取电流实现时钟信号共模电平的调整;接收控制电路用来控制共模电平传递和差分时钟输入。本发明能够通过输入码字实现高速差分时钟共模电平在0.8~1V之间灵活调整,可以消除共模电平对于高速差分时钟信号输入的影响,实现高性能时钟接收电路。
-
公开(公告)号:CN103825614B
公开(公告)日:2017-04-05
申请号:CN201410049304.7
申请日:2014-02-12
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: H03M1/12
Abstract: 本发明一种宽频输入的高速低功耗模数转换器,该模数转换器将输入频率监测模块、功耗控制模块和受控模数转换器模块集成于一体,其中输入频率监测模块包括输入信号预处理电路、监测时钟生成电路和频率计数电路,功耗控制模块包括功耗控制逻辑电路和功耗控制输出接口电路,受控模数转换器模块包括总偏置电路、采样保持电路、模数转换电路和编码输出电路,本发明通过对输入信号频率的监测,并根据输入信号的速度要求,对受控模数转换模块进行灵活的功耗供给配置,从而实现高速度、低功耗的平衡,本发明模数转换器具有宽频输入、高速、低功耗的特点,具有更好的灵活性和通用性。
-
公开(公告)号:CN103731125B
公开(公告)日:2016-09-07
申请号:CN201310714281.2
申请日:2013-12-20
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: H03K17/08
Abstract: 本发明提供一种非对称高压MOS器件的双端应用方法,包括(1)将两个非对称高压MOS器件各自的源端与衬底端连接;以及(2)将这两个非对称高压MOS器件采取背靠背连接的方式进行串接。针对选定的不存在对称高压MOS器件的工艺,利用其现有器件进行电路及版图设计就可以完成设计需求,节省成本。尤其在某些需要高可靠性电路的场合,电路设计不用再受到本身为数不多的高可靠工艺提供的器件种类不满足要求的限制。在工艺选择方面,不用受到工艺是否提供对称高压MOS器件的限制,工艺选择更加灵活。
-
公开(公告)号:CN104639171A
公开(公告)日:2015-05-20
申请号:CN201410681915.3
申请日:2014-11-24
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC: H03M1/66
Abstract: 一种提高数模转换器中数字数据传输速率的电路,通过数据解交织的编码方式用两路数据端口对数据进行输入,降低了每个端口的数据速率要求和后端同步电路的控制难度;在数据传输过程中对两路数据的各个时钟进行同步控制,减小两路数据的时序误差,利于后端数据合成;在数模转换器的开关部分前端对两路数据进行合成,生成高频数据,提高了数模转换器的输出信号刷新率。
-
公开(公告)号:CN104638887A
公开(公告)日:2015-05-20
申请号:CN201510050634.2
申请日:2015-01-30
Applicant: 北京时代民芯科技有限公司 , 北京微电子技术研究所
Abstract: 本发明提出了一种可实现输出高电平转换的输出驱动电路,其特征在于:包括第一电源VDD1,第二电源VDD2、输出控制电路T、上拉P管预驱动电路、上拉输出驱动PMOS管MP2、下拉输出驱动管MN5、输出隔离电路、下拉N管预驱动电路、可变驱动信号MID发生电路、下拉预驱动电路。上拉P管预驱动电路通过电平移位缓冲电路SHIFT的拉升,并利用反馈电路加速,为驱动管MP2提供可变驱动信号MID,使得整个电路在无高压器件的条件下实现输出高电平电压的转换。该技术相比其他电路的特点是:不需要额外的高压器件的输出管;可实现低电平输入高电平输出的不同选择;快速驱动负载;可隔离电源噪声;面积较小;功耗较小。
-
-
-
-
-
-
-
-
-