-
公开(公告)号:CN104282331A
公开(公告)日:2015-01-14
申请号:CN201310291109.0
申请日:2013-07-11
Applicant: 北京大学
IPC: G11C11/413
CPC classification number: G11C11/419
Abstract: 本发明公开了一种自适应抗软错误存储单元及存储电路。存储单元包括一由两个反相器构成的交叉耦合结构,两反相器的漏端分别与一可变电容C1、C2连接,C1、C2的控制端与一参考电压产生模块的参考电压输出端连接;两反相器的漏端分别与一选通管的漏端连接,两选通管的栅极分别与字线WL连接,一选通管的源端与位线BL连接,另一选通管的源端与位线NBL连接;参考电压产生模块输出的参考电压VB与存储单元的工作电压VDD正相关。存储电路包括多个自适应抗软错误存储单元。本发明具有面积小、适用性强、灵活度高等特定,适于工作在高速高压的状态下,也可以工作在低速低压的状态下的特点。
-
公开(公告)号:CN102801667A
公开(公告)日:2012-11-28
申请号:CN201110138597.2
申请日:2011-05-26
Applicant: 北京大学
IPC: H04L25/03
CPC classification number: Y02D50/10
Abstract: 本发明公开了一种用于高速串行接口中的电流积分型判决反馈均衡器,属于集成电路领域。本发明包括两支路,每一支路均为:信号输入端依次经一模拟加权器、一CML D触发器、一CML到CMOS电平转换电路与一TSPC D触发器连接;一加权判决选择模块的输入端分别与两支路的输出端、两支路中CML到CMOS电平转换电路的输出端连接,其输出端分别与两支路的模拟加权器的反馈控制端连接;一输入时钟缓冲器模块的输出端分别与两支路中的CML D触发器的时钟控制输入端、TSPC D触发器的时钟控制输入端连接;所述输入时钟缓冲器模块时钟信号为反相的半速差分时钟信号。本发明具有误码率低、结构简单、功耗小等优点。
-
公开(公告)号:CN102403971A
公开(公告)日:2012-04-04
申请号:CN201010286327.1
申请日:2010-09-17
Applicant: 北京大学
IPC: H03G3/20
Abstract: 本发明公开了一种增益自动控制解调电路,属于射频集成电路领域。本发明的电路包括可变增益放大器、解调环路、缓冲器、电荷泵;其中,所述可变增益放大器的输出端与所述解调环路的输入端连接、所述解调环路的输出端与所述缓冲器的输入端连接、所述缓冲器的输出端与所述电荷泵的输入端连接、所述可变增益放大器的控制端与所述电荷泵的输出端连接。与现有技术相比,本发明具有结构简单、功耗低、易于实现和对输入信号的功率自调节范围大的优点。
-
公开(公告)号:CN102065039A
公开(公告)日:2011-05-18
申请号:CN201010530676.3
申请日:2010-10-29
Applicant: 北京大学
IPC: H04L25/03
Abstract: 本发明公开了一种高速接口电路自适应均衡方法及电路,属于射频集成电路领域。本发明的方法为:首先对输入信号进行放大、整形,之后将数据分成两路,将一路信号依次进行低通滤波、整形后输入误差放大器的一输入端,将另一路信号进行1/2频率下变频为直流信号后依次进行低通滤波、整形后输入误差放大器的另一输入端;误差放大器对两路输入信号进行比较后输出一电压,来反馈控制所述峰值放大器的零点。本发明电路包括1/2频率混频器、两低通滤波器、两整流器、峰值放大器、误差放大器,采用了单环路控制,锁定时间和稳定性都比传统双环路方案有了显著改进,具有低功耗、可拓展性强、自适应均衡、可移植性强的特点。
-
公开(公告)号:CN101753100A
公开(公告)日:2010-06-23
申请号:CN200810226980.1
申请日:2008-11-28
Applicant: 北京大学
Abstract: 本发明涉及无线收发机中的压控振荡器。本发明公开了一种压控振荡器,所述压控振荡器包括:LC谐振回路,所述LC谐振回路包括:谐振电感与电容(1)、(2)并联,构成并联支路,所述并联支路两端分别串联一个电容(3)、(4)后再与电容(5)、(6)并联;用于提供负电导的有源器件,所述有源器件的栅极或基极接电感两端,漏极或集电极接电容(5)、(6)支路两端;所述电路通过改变电容(1)、(2)、(3)、(4)、(5)或(6)的电容值来调节振荡器的振荡频率。本发明通过改变压控振荡器中谐振回路的拓扑结构,在谐振电感两端各插入一个电容,使得振荡器的振荡幅度不受电源电压的限制,从而优化压控振荡器的相位噪声性能。
-
公开(公告)号:CN101246540A
公开(公告)日:2008-08-20
申请号:CN200810102117.5
申请日:2008-03-18
Applicant: 北京大学
Abstract: 本发明公开了一种超高频射频电子标签阅读器的泄漏补偿方法及实现上述补偿方法的超高频射频电子标签阅读器的射频前端,属于无线射频技术领域。本发明核心是,采用两个环形隔离器或耦合器,通过控制器件的布局和PCB板的走线,获得信号延迟相同的两路信号,一路为叠加了泄漏信号的有用信号,另一路为与泄漏信号大小相等、幅度相同的补偿信号,两个信号通路通过低噪声放大器做相减操作,即可把泄漏信号去除掉,从而在射频前端获得干净的有用信号,从而提高了超高频射频电子标签阅读器的灵敏度,并极大地降低了传统阅读器结构中各电路模块的设计难度,更易于实现射频电子标签阅读器的系统单片集成。
-
公开(公告)号:CN1601707A
公开(公告)日:2005-03-30
申请号:CN200410009631.6
申请日:2004-09-30
Applicant: 北京大学
IPC: H01L21/306
Abstract: 本发明公开了一种SOC硅衬底的加工方法,包括:将制作完电路的硅片从带电路一面引出电极引线,并用防HF酸腐蚀的绝缘胶带双面密封,其中不带电路一面的胶带上留有小孔,即是要腐蚀的区域;将制作好的硅片固定于腐蚀槽中的硅片支架上,将硅片上的电极引线接腐蚀电路的阳极,用金属Pt片作腐蚀电路的阴极;向腐蚀槽中加入HF酸、乙醇和水的混合液,溶液的摩尔比为HF∶C2H5OH∶H2O=1∶1∶2;开通腐蚀电路,并使待腐蚀硅片的电流密度保持在5~50mA/cm2范围内,腐蚀时间3~5小时;将加工后的硅片清洗,去除防酸胶带并干燥处理,经测试封装后即可使用。本发明工艺简单、易操作,并且与常规CMOS工艺技术相兼容。
-
公开(公告)号:CN1601695A
公开(公告)日:2005-03-30
申请号:CN200410009629.9
申请日:2004-09-30
Applicant: 北京大学
IPC: H01L21/02
Abstract: 本发明公开了一种射频平面螺旋集成电感的加工方法,包括,在制作完的电感的硅片的正面引出电极引线,并将其整体用防HF酸腐蚀的绝缘胶带双面密封,背面的胶带上留有小孔;将制好的电感固定于腐蚀槽中的硅片支架上,将所述硅片上的电极引线接腐蚀电路的阳极,用金属Pt片作腐蚀电路的阴极;向腐蚀槽中加入HF酸、乙醇和水的混合液,溶液的摩尔比为HF∶C2H5OH∶H2O=1∶1∶2;开通腐蚀电路,并使待腐蚀硅片的电流密度保持在5~50mA/cm2范围内,腐蚀时间3~5小时;将加工后的硅片清洗,去除防酸胶带并临界干燥处理,经测试封装后即可使用。本发明有效地提高了集成电感的感值和品质因数,并且制造工艺方法简单、易操作。
-
公开(公告)号:CN118151091A
公开(公告)日:2024-06-07
申请号:CN202410206661.3
申请日:2024-02-26
Applicant: 北京大学
Abstract: 本发明公开一种新型无线电定位信号处理方法及应用,属于通信及集成电路技术领域。本发明依靠频域信息测距,可精确测量接收机和发射机之间的信号延时,进而精确测量距离信息,提高了无线电定位系统的测距精度。相较于WLAN、卫星通信、蓝牙的米级测距精度,商用毫米波雷达、UWB测距系统的厘米级别测距精度,本发明将无线电定位系统的精度提高到毫米级别,并具有发射功率谱密度极低,抗多径效应效果好,接收机基带ADC采样率低等优点。
-
公开(公告)号:CN114629441B
公开(公告)日:2024-04-16
申请号:CN202210206145.1
申请日:2022-03-03
Applicant: 北京大学
IPC: H03D7/16
Abstract: 本发明提供一种接收机无源下混频器抑制谐波的校正方法,属于集成电路技术领域。本发明射频信号经过无源IQ混频器与本振信号LO进行下混频产生中频信号,中频信号经过一级跨阻放大器对信号放大输入到电阻网络,电阻网络输出信号接入到下一级跨阻放大器进而输出,所述电阻网络包括增益校正电阻阵列RA、相位校正电阻阵列RP和固定阻值电阻阵列。本发明通过改变电阻网络里所有可变电阻的大小来解决相位和增益匹配问题,显著提高了谐波抑制比。本发明仅利用到了电阻阵列便可以完成增益和相位的精确匹配,因此具有易于设计的优点,由于没有用到Gm级和电容,也大大节省了谐波抑制结构电路尺寸,在一定程度上降低了成本。
-
-
-
-
-
-
-
-
-