-
公开(公告)号:CN102801667B
公开(公告)日:2015-04-15
申请号:CN201110138597.2
申请日:2011-05-26
Applicant: 北京大学
IPC: H04L25/03
CPC classification number: Y02D50/10
Abstract: 本发明公开了一种用于高速串行接口中的电流积分型判决反馈均衡器,属于集成电路领域。本发明包括两支路,每一支路均为:信号输入端依次经一模拟加权器、一CML D触发器、一CML到CMOS电平转换电路与一TSPC D触发器连接;一加权判决选择模块的输入端分别与两支路的输出端、两支路中CML到CMOS电平转换电路的输出端连接,其输出端分别与两支路的模拟加权器的反馈控制端连接;一输入时钟缓冲器模块的输出端分别与两支路中的CML D触发器的时钟控制输入端、TSPC D触发器的时钟控制输入端连接;所述输入时钟缓冲器模块时钟信号为反相的半速差分时钟信号。本发明具有误码率低、结构简单、功耗小等优点。
-
公开(公告)号:CN102065039B
公开(公告)日:2013-05-29
申请号:CN201010530676.3
申请日:2010-10-29
Applicant: 北京大学
IPC: H04L25/03
Abstract: 本发明公开了一种高速接口电路自适应均衡方法及电路,属于射频集成电路领域。本发明的方法为:首先对输入信号进行放大、整形,之后将数据分成两路,将一路信号依次进行低通滤波、整形后输入误差放大器的一输入端,将另一路信号进行1/2频率下变频为直流信号后依次进行低通滤波、整形后输入误差放大器的另一输入端;误差放大器对两路输入信号进行比较后输出一电压,来反馈控制所述峰值放大器的零点。本发明电路包括1/2频率混频器、两低通滤波器、两整流器、峰值放大器、误差放大器,采用了单环路控制,锁定时间和稳定性都比传统双环路方案有了显著改进,具有低功耗、可拓展性强、自适应均衡、可移植性强的特点。
-
公开(公告)号:CN102832992A
公开(公告)日:2012-12-19
申请号:CN201110157966.2
申请日:2011-06-13
Applicant: 北京大学
IPC: H04B10/06 , H01L27/144
Abstract: 本发明涉及一种基于标准CMOS工艺全集成光电转换接收机。包括光电探测器、跨导放大器、均衡器、多级限幅器、DCOC处理电路、输出缓冲器、斜率探测器、误差放大器;所述光电探测器的P端接地、N端与所述跨导放大器输入端连接,所述跨导放大器经一高通电路与所述均衡器的差分输入端连接,所述均衡器输出端经所述多级限幅器与所述输出缓冲器的差分输入端连接;所述输出缓冲器的差分输入端经所述DCOC处理电路与所述均衡器的输出端连接。能够适应于更高数据率传输,改善Jitter和误码率并能够实现了自适应调节。可广泛应用于通信技术领域。
-
公开(公告)号:CN102176035A
公开(公告)日:2011-09-07
申请号:CN201110030673.8
申请日:2011-01-28
Applicant: 北京大学
Abstract: 本发明提供了一种多模并行射频接收方法,包括步骤:1)射频信号通过天线接收;2)不同的导航信号复用相同的射频前端;3)由射频前端输出的信号经过镜像抑制接收机结构,根据本振信号相对相位的不同,所述镜像抑制接收机结构分为I/Q两路;I/Q两路上都包括一个复数滤波器,在复数滤波器实现镜像复用和镜像重构,从而实现多种导航信号的并行接收;4)将接收到的各模式信号转换为数字信号。本发明的方法控制逻辑简单,模块复用率高,尤其是通过一个频率综合器即可实现多种导航信号的联合导航和定位解算,极大的减小了多模并行GNSS接收机的芯片面积和功耗;适合与数字基带芯片单片集成。
-
公开(公告)号:CN102832992B
公开(公告)日:2015-11-18
申请号:CN201110157966.2
申请日:2011-06-13
Applicant: 北京大学
IPC: H04B10/60 , H01L27/144
Abstract: 本发明涉及一种基于标准CMOS工艺全集成光电转换接收机。包括光电探测器、跨导放大器、均衡器、多级限幅器、DCOC处理电路、输出缓冲器、斜率探测器、误差放大器;所述光电探测器的P端接地、N端与所述跨导放大器输入端连接,所述跨导放大器经一高通电路与所述均衡器的差分输入端连接,所述均衡器输出端经所述多级限幅器与所述输出缓冲器的差分输入端连接;所述输出缓冲器的差分输入端经所述DCOC处理电路与所述均衡器的输出端连接。能够适应于更高数据率传输,改善Jitter和误码率并能够实现了自适应调节。可广泛应用于通信技术领域。
-
公开(公告)号:CN102801667A
公开(公告)日:2012-11-28
申请号:CN201110138597.2
申请日:2011-05-26
Applicant: 北京大学
IPC: H04L25/03
CPC classification number: Y02D50/10
Abstract: 本发明公开了一种用于高速串行接口中的电流积分型判决反馈均衡器,属于集成电路领域。本发明包括两支路,每一支路均为:信号输入端依次经一模拟加权器、一CML D触发器、一CML到CMOS电平转换电路与一TSPC D触发器连接;一加权判决选择模块的输入端分别与两支路的输出端、两支路中CML到CMOS电平转换电路的输出端连接,其输出端分别与两支路的模拟加权器的反馈控制端连接;一输入时钟缓冲器模块的输出端分别与两支路中的CML D触发器的时钟控制输入端、TSPC D触发器的时钟控制输入端连接;所述输入时钟缓冲器模块时钟信号为反相的半速差分时钟信号。本发明具有误码率低、结构简单、功耗小等优点。
-
公开(公告)号:CN102065039A
公开(公告)日:2011-05-18
申请号:CN201010530676.3
申请日:2010-10-29
Applicant: 北京大学
IPC: H04L25/03
Abstract: 本发明公开了一种高速接口电路自适应均衡方法及电路,属于射频集成电路领域。本发明的方法为:首先对输入信号进行放大、整形,之后将数据分成两路,将一路信号依次进行低通滤波、整形后输入误差放大器的一输入端,将另一路信号进行1/2频率下变频为直流信号后依次进行低通滤波、整形后输入误差放大器的另一输入端;误差放大器对两路输入信号进行比较后输出一电压,来反馈控制所述峰值放大器的零点。本发明电路包括1/2频率混频器、两低通滤波器、两整流器、峰值放大器、误差放大器,采用了单环路控制,锁定时间和稳定性都比传统双环路方案有了显著改进,具有低功耗、可拓展性强、自适应均衡、可移植性强的特点。
-
-
-
-
-
-