-
公开(公告)号:CN103824591A
公开(公告)日:2014-05-28
申请号:CN201410108203.2
申请日:2014-03-21
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C13/00
Abstract: 本发明提供一种相变存储器系统,至少包括:I2C接口电路模块、交互电路模块和相变存储器模块;所述相变存储器模块包括存储阵列;I2C接口电路模块分别与交互电路模块和相变存储器模块相连,其中,所述交互电路模块适于在接收所述前字节数据读取信号或者所述字节数据发送信号时,一一选通被所述字节地址信号选中的字节存储阵列中的存储位,并一一提供所对应的读/写触发信号,以使得所述I2C接口电路模块从所述字节地址信号对应的字节存储阵列中读出相应的串行读出数据或者使得所述I2C接口电路模块向所述字节地址信号对应的字节存储阵列中写入相应的串行写入数据。所述相变存储器系统无论从功耗还是速率方面,相变存储器都优于传统的EEPROM。
-
公开(公告)号:CN102866896A
公开(公告)日:2013-01-09
申请号:CN201110186989.6
申请日:2011-07-05
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G06F9/445
Abstract: 本发明提供一种基于单存储器的嵌入式设备的启动系统,其至少包括:中央处理器,系统总线,外围总线设备,以及一单类型存储器,其中,所述单类型存储器通过所述系统总线与所述中央处理器连接,所述单类型存储器划分有启动程序存储区、内核存储区、文件系统存储区、以及系统RAM区,以使所述嵌入式设备在常规和XIP的两种启动模式下执行启动作业,进而可实现存储空间的共享,根据需求可以调整各个存储区的大小,便于实现软件升级及嵌入式设备的高效运行;同时可简化CPU接口,节约I/O引脚数量,在一些应用中甚至可以使用不带DRAM控制器的CPU以达到节约成本的目的。
-
公开(公告)号:CN102750985A
公开(公告)日:2012-10-24
申请号:CN201110100806.4
申请日:2011-04-21
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明提供的一种电可编程开关电路,包括:具有第一连接端及接地端的相变单元。本发明提供的另一种电可编程开关电路,包括:具有第一连接端及第二连接端的第一相变单元,且所述第一连接端及第二连接端都非接地端;以及与所述第一连接端连接以便能与所述相变单元构成电流通路的环路器件。由前所述,通过控制流入相变单元的电流可实现对电可编程开关电路的多次可逆编程。
-
-