具有高精度的数据读出结构的薄膜磁体存储装置

    公开(公告)号:CN1295708C

    公开(公告)日:2007-01-17

    申请号:CN02131598.1

    申请日:2002-09-10

    CPC classification number: G11C11/16

    Abstract: 在数据读出时,被选择的存储单元(MC)及比较单元(MC#)通过互补的第1及第2位线(BL,/BL),分别与互补的第1及第2数据线(DIO,/DIO)连接。差动放大器(60)向互补的第1及第2数据总线(DB,/DB)提供存储单元(MC)及比较单元(MC#)的通过电流,同时对与存储单元(MC)及比较单元(MC#)的电阻差对应产生的第1及第2数据总线(DB,/DB)的通过电流差进行放大,在第1及第2节点(No,/No)之间产生具有与选择存储单元的存储数据的电平对应的极性的电压差(ΔV)。

    不用基准单元进行数据读出的薄膜磁性体存储器

    公开(公告)号:CN1266704C

    公开(公告)日:2006-07-26

    申请号:CN02142400.4

    申请日:2002-09-27

    Inventor: 大石司

    Abstract: 在数据读出时,数据线接受来自数据读出电流供给电路的数据读出电流的供给,与选择存储单元电结合。开关电路使第1至第3节点中逐个轮流与数据线连接。根据分别由第1至第3电压保持电容器保持的第1至第3节点的电压间的比较,生成表示选择存储单元的存储数据的读出数据。借助于开关电路,与选择存储单元的存储数据相应的数据线电压被传递至第1节点,选择存储单元存储“1”数据时的数据线电压被传递至第2节点,选择存储单元存储“0”数据时的数据线电压被传递至第3节点。

    非易失性存储器和半导体集成电路器件

    公开(公告)号:CN1487526A

    公开(公告)日:2004-04-07

    申请号:CN03138188.X

    申请日:2003-05-30

    Inventor: 大石司

    CPC classification number: G11C11/15

    Abstract: 存储单元阵列(10)包含多个存储单元(MC)和虚设存储单元(DMC)。列选择部(27)根据模式控制信号(MDS)切换对存储单元的存取控制。列选择部(27)在第1模式下选择1个存储单元列,将与1个选择存储单元连接的第1或第2位线(BL或BL#)以及与虚设存储单元连接的第1和第2基准数据线(DLr0、DLr1)同数据读出电路(60)进行连接。列选择部(27)在第2模式下将分别与存储互补的数据的成对的2个选择存储单元连接的第1和第2位线(BL和BL#)同数据读出电路(60)进行连接。

    具有高精度的数据读出结构的薄膜磁体存储装置

    公开(公告)号:CN1435842A

    公开(公告)日:2003-08-13

    申请号:CN02131598.1

    申请日:2002-09-10

    CPC classification number: G11C11/16

    Abstract: 在数据读出时,被选择的存储单元(MC)及比较单元(MC#)通过互补的第1及第2位线(BL,/BL),分别与互补的第1及第2数据线(DIO,/DIO)连接。差动放大器(60)向互补的第1及第2数据总线(DB,/DB)提供存储单元(MC)及比较单元(MC#)的通过电流,同时对与存储单元(MC)及比较单元(MC#)的电阻差对应产生的第1及第2数据总线(DB,/DB)的通过电流差进行放大,在第1及第2节点(No,/No)之间产生具有与选择存储单元的存储数据的电平对应的极性的电压差(ΔV)。

    包含具有磁隧道结的存储单元的薄膜磁性体存储装置

    公开(公告)号:CN1252727C

    公开(公告)日:2006-04-19

    申请号:CN02132294.5

    申请日:2002-09-04

    Inventor: 大石司

    CPC classification number: G11C11/16

    Abstract: 本发明提供一种能够减小与行选择动作有关的部分的电路面积的薄膜磁性体存储装置、当写入数据时能够防止发生对非选择存储单元的数据误写入的薄膜磁性体存储装置、以及能有效地评价各MTJ存储单元对数据误写入的耐受性的薄膜磁性体存储装置。在该薄膜磁性体存储装置中,存储器阵列(10),被划分m行×n列的多个存储单元块(50)。写入数字线(WDL),对各个存储单元块以独立的方式按每个存储单元行进行划分。各写入数字线(WDL),根据通过与写入数字线(WDL)分级配置并由在行方向相邻的多个子块共用的主字线(MWL)及段译码线(SGDL)传送的信息有选择地激活。由于行方向的数据写入电流只流过与选择存储单元块对应的写入数字线(WDL),所以能够防止发生对非选择存储单元的数据误写入。

Patent Agency Ranking