-
公开(公告)号:CN114878901A
公开(公告)日:2022-08-09
申请号:CN202210571587.6
申请日:2022-05-24
Applicant: 重庆邮电大学
IPC: G01R19/175
Abstract: 本发明请求保护一种可消除比较器失调电压影响的DC‑DC过零电流检测电路,包括比较器1、比较器1'、开关1、开关2、电容C、D触发器、电压叠加电路、功率管开关节点端信号VX、地端口GND和功率管开关控制信号VZCD。其中,比较器1的输出控制D触发器,D触发器的输出信号Q1和Q2分别控制开关1、开关2。电容C主要通过开关1来采集比较器的失调电压VOFFSET,通过开关2将采集到的比较器失调电压VOFFSET传输到电压叠加电路中并与功率管开关节点信号端VX叠加产生新的信号VX+VOFFSET输入到比较器1'中与GND比较产生功率管开关控制信号VZCD,信号VX+VOFFSET输入到比较器时,相当于抵消掉比较器失调电压VOFFSET。从而消除比较器失调电压对过零电流检测电路的影响。
-
公开(公告)号:CN113630117A
公开(公告)日:2021-11-09
申请号:CN202110949497.1
申请日:2021-08-18
Applicant: 重庆邮电大学
IPC: H03L7/085
Abstract: 本发明请求保护一种基于有限状态机的数字鉴相器,包括第一同步电路、第二同步电路、状态机、加减计数器和保存电路,所述第一同步电路、所述第二同步电路和所述保存电路连接到所述状态机的输入端,所述加减计数器和所述保存电路连接所述状态机的输出端,所述加减计数器连接所述保存电路。本发明先通过第一同步电路和第二同步电路实现对所述第一同步电路输入的输入信号和所述第二同步电路输入的反馈信号进行信号的同步处理,避免亚稳态情况对鉴相器输出结果的影响;然后,在状态机的控制下,根据不同的输入情况进行相应的加或减计数处理;最后,通过保存电路完成数据的保存以及输出。通过以上操作,可以有效的缩短鉴相器的输出时间,减小功耗。
-
公开(公告)号:CN112465134A
公开(公告)日:2021-03-09
申请号:CN202011351754.3
申请日:2020-11-26
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种基于LIF(Leaky Integrate and Fire)模型的脉冲神经网络神经元电路,属于集成电路设计领域。该电路主要包括:膜电位积累电路、泄露电路、脉冲产生电路、不应期电路及复位电路。本发明不仅实现了LIF神经元模型的积分泄露点火功能,还模拟了生物神经元的不应期特性,其中不应期可调。本发明基于CMOS工艺,电路结构简单,且电路中多采用亚阈值区MOS管,使神经元电路具有超低功耗特性;电路的输入电流为pA级,输出脉冲频率为Hz级,能很好模拟生物神经元的典型工作状态,有效地实现了神经元的功能,可用于实现大规模脉冲神经网络系统。
-
-