用于高速互连中低延迟的双模PHY

    公开(公告)号:CN111831594B

    公开(公告)日:2024-07-26

    申请号:CN202010693662.7

    申请日:2017-11-15

    Abstract: 系统、方法和装置涉及耦合到MAC的PHY。PHY可以包括耦合到接收器的输出的漂移缓冲器和耦合到接收器的输出的旁路分支。PHY包括时钟多路复用器,其包括耦合到PHY的恢复的时钟的第一时钟输入和耦合到MAC的p时钟的第二时钟输入;以及时钟输出,其被配置为基于选择输入值来输出恢复的时钟或p时钟中的一个。PHY包括旁路多路复用器,其包括耦合到漂移缓冲器的输出的第一数据输入和耦合到旁路分支的第二数据输入;以及数据输出,其被配置为基于时钟多路复用器的区段输入值来输出漂移缓冲器的输出或来自旁路分支的数据中的一个。

    用于高速互连中低延迟的双模PHY
    13.
    发明公开

    公开(公告)号:CN118051460A

    公开(公告)日:2024-05-17

    申请号:CN202410225678.3

    申请日:2017-11-15

    Abstract: 系统、方法和装置涉及耦合到MAC的PHY。PHY可以包括耦合到接收器的输出的漂移缓冲器和耦合到接收器的输出的旁路分支。PHY包括时钟多路复用器,其包括耦合到PHY的恢复的时钟的第一时钟输入和耦合到MAC的p时钟的第二时钟输入;以及时钟输出,其被配置为基于选择输入值来输出恢复的时钟或p时钟中的一个。PHY包括旁路多路复用器,其包括耦合到漂移缓冲器的输出的第一数据输入和耦合到旁路分支的第二数据输入;以及数据输出,其被配置为基于时钟多路复用器的区段输入值来输出漂移缓冲器的输出或来自旁路分支的数据中的一个。

    链路物理层接口适配器
    14.
    发明授权

    公开(公告)号:CN109661658B

    公开(公告)日:2023-07-21

    申请号:CN201780053829.X

    申请日:2017-09-01

    Abstract: 一种接口适配器,用于识别来自第一通信协议的第一链路层到物理层(LL‑PHY)接口的第一就绪信号,该第一通信协议指示第一协议的物理层准备好接受链路层数据。接口适配器生成与第二通信协议的第二LL‑PHY接口兼容的第二就绪信号,以根据预定义的延迟使链路层数据从第二通信协议的链路层被发送。生成与第一LL‑PHY接口兼容的第三就绪信号,以向第一通信协议的物理层指示要发送链路层数据。接口适配器使用移位寄存器使链路层数据根据预定义的延迟被传递到物理层。

    用于数据通信的装置、方法和系统

    公开(公告)号:CN107949995B

    公开(公告)日:2021-09-07

    申请号:CN201580082665.4

    申请日:2015-09-26

    Abstract: 在物理链路的多个数据线路上接收不同类型的数据。在多个数据线路的至少一部分上接收特定数据,并且在物理链路的线路中的另一线路上接收对应于特定数据的流信号,其中特定数据具有与先前在多个数据线路上发送的其他数据不同的特定类型。流信号包括指示特定数据具有特定类型的码分量以及用于识别在流信号中是否存在位错误的奇偶分量。

    共享存储器链路中的低功率进入

    公开(公告)号:CN105718390B

    公开(公告)日:2018-12-18

    申请号:CN201510796006.9

    申请日:2015-11-18

    Abstract: 在根据存储器访问链路协议的链路上发送数据,以对应于与共享存储器相关联的装载/存储类型操作,且该存储器访问链路协议覆盖另一个不同的链路协议上。发送进入低功率状态的请求,其中该请求包括在令牌的字段中编码的数据值,该令牌指示分组数据的起始,并进一步指示在该令牌之后发送的随后数据是否包括根据另一链路协议和存储器访问链路协议其中之一的数据。

    多芯片封装链路
    20.
    发明公开

    公开(公告)号:CN112486875A

    公开(公告)日:2021-03-12

    申请号:CN202011344684.9

    申请日:2016-02-22

    Abstract: 诸如逻辑PHY的片上系统可以被划分成具有固定路由的硬IP块,以及具有灵活路由的软IP块。每个硬IP块可以提供固定数量的通路。使用p个硬IP块,其中每个块提供n个数据通路,全部h=n*p个硬IP数据通路被提供。其中,系统设计需要全部k个数据通路,可能k≠h,使得[k/n]硬IP块提供h=n*p个可用的硬IP数据通路。在这种情况下,h‑k个通路可以被禁用。在通路反转发生的情况下,例如,在硬IP和软IP之间,领结路由可以通过在软IP内多路复用器状可编程开关的使用而被避免。

Patent Agency Ranking