一种应用于可逆逻辑电路的FG门电路

    公开(公告)号:CN208299780U

    公开(公告)日:2018-12-28

    申请号:CN201820888020.0

    申请日:2018-06-08

    Applicant: 福州大学

    Abstract: 本实用新型涉及一种应用于可逆逻辑电路的FG门电路,所述FG门包括输入端A、输入端B、输出端P、输出端Q,还包括传输门、异或门。本实用新型具有使用MOS数量少,面积小,在管子选相同尺寸时,传播延时少,性能好等优点。

    一种应用于可逆逻辑电路的ZCG可逆逻辑门电路

    公开(公告)号:CN209497451U

    公开(公告)日:2019-10-15

    申请号:CN201920299410.9

    申请日:2019-03-11

    Applicant: 福州大学

    Abstract: 本实用新型涉及一种应用于可逆逻辑电路的ZCG可逆逻辑门电路,包括第一反相器、第二反相器、第一与门、第二与门、第一异或门、第二异或门、第三异或门、第四异或门和第五异或门。本实用新型采用传输门MOS实现ZCG可逆逻辑门电路,减少面积、降低功耗和提高性能。

    一种基于FPGA的MIMO软件无线电发射装置

    公开(公告)号:CN208299798U

    公开(公告)日:2018-12-28

    申请号:CN201820961958.0

    申请日:2018-06-21

    Applicant: 福州大学

    Abstract: 本实用新型提出一种基于FPGA的MIMO软件无线电发射装置,所述发射装置包括数字基带发射电路、射频电路、带通滤波器、天线;所述天线经带通滤波器与射频电路连接;所述数字基带发射电路内置两个发射通道与射频电路连接;所述发射通道内置用于处理发射码流数字基带部分的FPGA,所述FPGA包括信源编码电路、信源编码方案配置电路、信道编码电路、信道编码方案配置电路、信道编码速率匹配电路、信道编码速率配置电路、串并转换电路、IFFT变换电路、循环前缀添加电路、并串转换电路;当发射装置发射码流时,所述码流拆分为两组分别放在两个发射通道处发射;本实用新型利用软件无线电和FPGA技术设计,属于模块化程度高、灵活性高、可重配置性高的MIMO发射装置。

    一种基于惠普忆阻器的扫描触发器电路

    公开(公告)号:CN204707104U

    公开(公告)日:2015-10-14

    申请号:CN201520505946.3

    申请日:2015-07-14

    Applicant: 福州大学

    Abstract: 本实用新型涉及一种基于惠普忆阻器的扫描触发器电路。包括主从触发器及与该主从触发器连接的二选一数据选择器、存储控制模块、回传控制模块,还包括一忆阻器,该忆阻器与所述存储控制模块和回传控制模块连接;所述存储控制模块用于控制所述主从触发器的数据传输至忆阻器;所述回传控制模块用于控制所述忆阻器中的数据回传至所述主从触发器。本实用新型结合忆阻器与主从触发器,实现了能够支持断电工作的扫描触发器。

    一种应用于可逆逻辑电路的TSG可逆逻辑门电路

    公开(公告)号:CN213342181U

    公开(公告)日:2021-06-01

    申请号:CN202022354019.X

    申请日:2020-10-21

    Applicant: 福州大学

    Abstract: 本实用新型涉及一种应用于可逆逻辑电路的TSG可逆逻辑门电路,其特征在于,包括第一反相器、第二反相器、第三反相器、第四反相器、第一异或门、第二异或门以及八个晶体管;本实用新型采用MOS数量少,面积小,在在管子选相同尺寸时,传播延时少,性能好。

    一种应用于可逆逻辑电路的NFT可逆逻辑门电路

    公开(公告)号:CN213342180U

    公开(公告)日:2021-06-01

    申请号:CN202022357263.1

    申请日:2020-10-21

    Applicant: 福州大学

    Abstract: 本实用新型涉及一种应用于可逆逻辑电路的NFT可逆逻辑门电路,包括第一反相器、第二反相器、异或门和八个晶体管;所述第一晶体管与第二晶体管构成第一传输门、第三晶体管与第四晶体管构成第二传输门、第五晶体管与第六晶体管构成第三传输门、第七晶体管与第八晶体管构成第四传输门;所述异或门输入端包括A端、B端以及A非端,输出为Y端。本实用新型采用MOS数量少,面积小,在在管子选相同尺寸时,传播延时少,性能好。

    一种应用于可逆逻辑电路的DPG门电路

    公开(公告)号:CN208479595U

    公开(公告)日:2019-02-05

    申请号:CN201820681048.7

    申请日:2018-05-09

    Applicant: 福州大学

    Abstract: 本实用新型涉及一种应用于可逆逻辑电路的DPG门电路,采用传输门与传输管结合的方式实现与门与异或门电路,进而实现DPG电路。本实用新型能够节省晶体管数量,减小电路面积,同时降低能耗,提高性能。

    一种应用于可逆逻辑电路4位串行加法器的电路

    公开(公告)号:CN208477512U

    公开(公告)日:2019-02-05

    申请号:CN201821198893.5

    申请日:2018-07-27

    Applicant: 福州大学

    Abstract: 本实用新型涉及一种应用于可逆逻辑电路4位串行加法器的电路,包括4个HNG门电路;每个HNG门电路包括4个输入端口和4个输出端口,4个输入端口为:A端口、B端口、C端口、D端口,4个输出端口为:S端口、R端口、Q端口以及P端口;第一HNG门电路的S端口与第二HNG门电路的C端口相连,第二HNG门电路的S端口与第三HNG门电路的C端口相连,第三HNG门电路的S端口与第四HNG门电路的C端口相连。本实用新型与采用互补CMOS电路实现的HNG门电路相比,存在使用MOS数量少,面积小,传播延时少,性能好。

Patent Agency Ranking