一种基于混合架构的高速高精度多通道并行采集系统

    公开(公告)号:CN107453755B

    公开(公告)日:2019-12-27

    申请号:CN201710561865.9

    申请日:2017-07-11

    Abstract: 本发明公开了一种基于混合架构的高速高精度多通道并行采集系统,通过对采样时钟模块的重新设计,产生适用于时间交替和时间同步混合架构ADC阵列模块的多相时钟信号,使得每个通道的ADC阵列模块可以工作在两种模式即高分辨率模式和高采样率模式,这样,使采集系统在兼顾高采样率的同时有效地提高了系统分辨率,在多ADC+多FPGA(MCMP)的结构下实现高速实时采样。此外,该结构可兼容多种工作模式,实现不同指标的结构复用以适用于多场合需求。

    一种TIADC采集系统的幅频响应误差估计及校正方法

    公开(公告)号:CN108923784A

    公开(公告)日:2018-11-30

    申请号:CN201810600353.3

    申请日:2018-06-12

    Abstract: 本发明公开了一种TIADC采集系统的幅频响应误差估计及校正方法,将TIADC采集系统的全带宽划分为多个子带,并取子带端点作为抽样频点,通过输入各抽样频点为信号频率的标准正弦信号至TIADC采集系统,得到各个频点处的幅频响应误差校正值,然后根据幅频响应误差校正值对新输入信号s(t)进行幅频响应误差校正,这样在提升了整个带宽内的信号采集效果的同时,还提高了校正的精准度。

    一种基于滑动平均滤波的高低频抑制触发方法

    公开(公告)号:CN118801853A

    公开(公告)日:2024-10-18

    申请号:CN202410970721.9

    申请日:2024-07-19

    Abstract: 本发明公开了一种基于滑动平均滤波的高低频抑制触发方法,先设定截止频率,通过实验仿真得到滑动平均滤波算法的滤波窗口长度,为保证实时性,再将信号分解为N路送至N个滑动平均滤波模块中,通过上位机将仿真得到的滤波窗口长度发送至各个滑动平均滤波模块,从而对N路并行数据进行滑动平均滤波处理,最后再将N路信号组合即实现高频抑制;然后在实现高频抑制的基础上通过时延模块、补偿保护、差值处理实现低频抑制,最终使得采集系统能够避免触发受高低频噪声的影响,实现稳定触发。

    一种TIADC采集系统的时间误差估计及校正方法

    公开(公告)号:CN108809308B

    公开(公告)日:2021-10-19

    申请号:CN201810600898.4

    申请日:2018-06-12

    Abstract: 本发明公开了一种TIADC采集系统的时间误差估计及校正方法,通过给TIADC系统一个高频标准正弦激励获得各ADC采样数据,再对各ADC采样数据做无频谱泄漏的FFT获得其频谱,并利用频域折叠理论精确获得各ADC相位谱值,然后利用各ADC相位谱值获得时间误差估计值,并对估计值进行修正以获得时间误差校正值,最后根据时间误差校正值和ADC内部相位调节单元对TIADC时间误差进行校正。

    一种信号采集系统的时频转换方法

    公开(公告)号:CN110674456A

    公开(公告)日:2020-01-10

    申请号:CN201910917405.4

    申请日:2019-09-26

    Abstract: 本发明公开了一种信号采集系统的时频转换方法,将包含M个点的输入序列转换成L行N列的矩阵,再将矩阵直接进行FFT转换,得到M个点的频谱值,然后新采集L个点的时域数据,按照采集时间从前到后的顺序依次放入现有第N列数据的右侧,即第N+1列,将矩阵的最左列数据舍弃,该新的第N列数据即为滑动后新增的时域数据,最后根据滑动前的频谱值重新计算当前N列时域数据的频谱值,其结果作为下一时刻的频域值,从而实现了时频转换。

Patent Agency Ranking