具有改进的时间常数的比较器

    公开(公告)号:CN104036812A

    公开(公告)日:2014-09-10

    申请号:CN201310067310.0

    申请日:2013-03-04

    Inventor: R·F·佩恩

    Abstract: 本发明提供了具有改进的时间常数的比较器,以及用于比较差分输入信号输入的装置。该装置包括CMOS读取放大器(其具有第一输入端、第二输入端、第一输出端和第二输出端),第一输出电路(其具有第一负载电容),第二输出电路(其具有第二负载电容)和隔离电路。该隔离电路被联接在CMOS读取放大器的第一输出端和第一输出电路之间,并且其被联接在CMOS读取放大器的第二输出端和CMOS读取放大器的第二输出端之间。该隔离电路将第一和第二负载电容与CMOS读取放大器隔离。

    具有改进的时间常数的比较器

    公开(公告)号:CN104036812B

    公开(公告)日:2017-04-12

    申请号:CN201310067310.0

    申请日:2013-03-04

    Inventor: R·F·佩恩

    Abstract: 本发明提供了具有改进的时间常数的比较器,以及用于比较差分输入信号输入的装置。该装置包括CMOS读取放大器(其具有第一输入端、第二输入端、第一输出端和第二输出端),第一输出电路(其具有第一负载电容),第二输出电路(其具有第二负载电容)和隔离电路。该隔离电路被联接在CMOS读取放大器的第一输出端和第一输出电路之间,并且其被联接在CMOS读取放大器的第二输出端和CMOS读取放大器的第二输出端之间。该隔离电路将第一和第二负载电容与CMOS读取放大器隔离。

    毛刺减少的多路复用放大器

    公开(公告)号:CN103098369B

    公开(公告)日:2016-01-06

    申请号:CN201180043704.1

    申请日:2011-09-13

    Inventor: R·F·佩恩

    CPC classification number: H03M1/0872 H03M1/1215 H03M1/1225 H03M1/164 H03M1/44

    Abstract: 第一多路复用器(216-1)耦合到折叠式共基共射差分放大器(210)的第一输入端(INP1/INP2),并且第二多路复用器(216-2)耦合到其第二输入端(INM1/INM2),该差分放大器(210)包括晶体管(Q1到Q4)和电流源(222-228)。在差分输入信号(INP1/INM1)和(INP2/INM2)之间的切换是通过由控制器(214)提供的选择信号SELECT控制的。复位机构包括开关(Q5),该开关耦合在放大器(210)的输出端(OUTP,OUTM)之间并且由脉冲发生器(XOR门218和延迟电路220)控制。在选择信号SELECT的上升沿或者下降沿上,提供脉冲从而激活开关(Q5),以便短暂地将输出端(OUTP,OUTM)短路。这避免了毛刺并且得到较快的建立时间。

    毛刺减少的多路复用放大器

    公开(公告)号:CN103098369A

    公开(公告)日:2013-05-08

    申请号:CN201180043704.1

    申请日:2011-09-13

    Inventor: R·F·佩恩

    CPC classification number: H03M1/0872 H03M1/1215 H03M1/1225 H03M1/164 H03M1/44

    Abstract: 第一多路复用器(216-1)耦合到折叠式共基共射差分放大器(210)的第一输入端(INP1/INP2),并且第二多路复用器(216-2)耦合到其第二输入端(INM1/INM2),该差分放大器(210)包括晶体管(Q1到Q4)和电流源(222-228)。在差分输入信号(INP1/INM1)和(INP2/INM2)之间的切换是通过由控制器(214)提供的选择信号SELECT控制的。复位机构包括开关(Q5),该开关耦合在放大器(210)的输出端(OUTP,OUTM)之间并且由脉冲发生器(XOR门218和延迟电路220)控制。在选择信号SELECT的上升沿或者下降沿上,提供脉冲从而激活开关(Q5),以便短暂地将输出端(OUTP,OUTM)短路。这避免了毛刺并且得到较快的建立时间。

    数字时钟占空比校正
    18.
    发明授权

    公开(公告)号:CN106656123B

    公开(公告)日:2021-12-03

    申请号:CN201610922681.6

    申请日:2016-10-25

    Abstract: 本申请提供一种数字时钟占空比校正。一种占空比校正电路包括电荷泵(108)和控制器(114)。电荷泵(108)包括电流源、第一输出、以及第二输出。电荷泵(108)在时钟的正部分期间将电流从电流源路由至第一输出,并且在所述时钟的负部分期间将电流从电流源路由至第二输出。控制器(114)在多个时钟周期上将从所述第一输出累积的电荷与从所述第二输出累积的电荷进行比较,以确定所述时钟的正部分和所述时钟的负部分中的哪一个是更长的。控制器(114)还基于所述时钟的正部分和所述时钟的负部分中的哪一个是更长的来生成指示施加至所述时钟的占空比的调节的量的数字值。

    数字时钟占空比校正
    19.
    发明公开

    公开(公告)号:CN106656123A

    公开(公告)日:2017-05-10

    申请号:CN201610922681.6

    申请日:2016-10-25

    CPC classification number: H03K5/1565 H02M3/07 H03K2005/00026

    Abstract: 本申请提供一种数字时钟占空比校正。一种占空比校正电路包括电荷泵(108)和控制器(114)。电荷泵(108)包括电流源、第一输出、以及第二输出。电荷泵(108)在时钟的正部分期间将电流从电流源路由至第一输出,并且在所述时钟的负部分期间将电流从电流源路由至第二输出。控制器(114)在多个时钟周期上将从所述第一输出累积的电荷与从所述第二输出累积的电荷进行比较,以确定所述时钟的正部分和所述时钟的负部分中的哪一个是更长的。控制器(114)还基于所述时钟的正部分和所述时钟的负部分中的哪一个是更长的来生成指示施加至所述时钟的占空比的调节的量的数字值。

    用于对差分信号去偏移的设备和方法

    公开(公告)号:CN103650347B

    公开(公告)日:2017-04-26

    申请号:CN201280033360.0

    申请日:2012-05-04

    Inventor: R·F·佩恩

    CPC classification number: H03K5/003 H04L25/0276

    Abstract: 本发明提供一种对差分信号去偏移的方法。测量来自测量电路(304)的差分信号(INP、INM)的共模电压(VCM)以及来自平均电路(302)的差分信号的共模电压的平均值(VCMA)。在放大器(306)上确定差分信号的第一部分和第二部分之间的差(INP‑INM),并且在放大器(308)上从共模电压和平均值导出去偏移信息(2*(VCM‑VCMA))。然后在求和器(310)上将去偏移信息和所述差组合以对差分信号去偏移。

Patent Agency Ranking