-
公开(公告)号:CN101916761B
公开(公告)日:2012-07-04
申请号:CN201010231684.8
申请日:2010-07-20
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L27/12 , H01L21/762 , H01L21/3205
Abstract: 本发明公开了一种SOI埋氧层下的导电层及其制作工艺,其中所述SOI包括由下至上生长的底层硅膜、埋氧层、顶层硅膜;所述导电层生长于底层硅膜和埋氧层之间;所述导电层包括电荷引导层和阻挡层,所述阻挡层生长于所述电荷引导层的上、下表面。本发明可以将器件内部产生的热量通过导电层迅速排至外部,有效减小SOI的自热效应;而且使非绝缘性的衬底效果和完全绝缘的衬底一样;此外其可以释放界面积聚的多余电荷,缓解纵向电场对器件内部电荷分布的影响。
-
公开(公告)号:CN102130012A
公开(公告)日:2011-07-20
申请号:CN201010619485.4
申请日:2010-12-31
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/336 , H01L21/28 , H01L21/265
CPC classification number: H01L29/7824 , H01L29/0634 , H01L29/086 , H01L29/0878 , H01L29/66681
Abstract: 本发明公开了一种SOI超结LDMOS器件的LDD、LDS及缓冲层一体化制作方法,该方法采用SOI衬底对顶层硅进行离子注入形成交替排列的N型和P型柱区,作为漂移区的横向超结结构;然后利用多次离子注入方式对所述顶层硅中除漂移区以外的部分掺杂,形成P阱体区,制作出栅区;之后不采用版图,利用自对准工艺直接对所述SOI衬底露出的顶层硅表面进行浅掺杂N型离子注入,从而同时在漂移区的表层形成浅掺杂N型缓冲层,在源、漏区的位置分别形成LDS和LDD;最后再制作源区、漏区和体接触区完成器件。该方法制作的缓冲层处于漂移区表层,LDD和LDS以及缓冲层两步工艺一体化完成,节省版图,大大降低了工艺难度。
-
公开(公告)号:CN101916780A
公开(公告)日:2010-12-15
申请号:CN201010234287.6
申请日:2010-07-22
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L29/78 , H01L29/06 , H01L21/336
CPC classification number: H01L29/7824 , H01L29/0634
Abstract: 本发明公开了一种具有多层超结结构的LDMOS器件,该器件的有源区包括:栅区、位于栅区两侧的源区和漏区、位于栅区之下的体区、位于体区与漏区之间的多层超结结构;所述多层超结结构包括由下至上依次排列的至少两层超结结构,每层超结结构由横向交替排列的n型柱区和p型柱区组成,优选地,上下层超结结构的n型柱区和p型柱区交错排列。该器件的多层超结结构能够进一步提高p/n型柱区间的接触面积,同时该结构的制作方法不会带来显著的副作用,这样能够保证器件的抗击穿能力比传统的超结LDMOS更高,并且该多层超结结构还具有很好的扩展性。
-
公开(公告)号:CN101924030B
公开(公告)日:2012-06-27
申请号:CN201010231639.2
申请日:2010-07-20
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/283
Abstract: 本发明公开了一种改善高阻SOI衬底上高介电常数栅介质性能的方法,该方法包括以下步骤:步骤一,将高阻SOI衬底进行预处理,然后装入薄膜沉积腔内;步骤二,在高阻SOI衬底的上表面原位生长厚度不大于1nm的Al2O3薄膜;步骤三,在所述Al2O3薄膜上原位生长厚度不大于30nm的HfO2薄膜;步骤四,在所述HfO2薄膜上原位沉积吸氧金属盖帽层;步骤五,退火处理。本发明抑制了界面层生长,有利于高k栅介质等效栅氧厚度的减薄,提高了高k栅介质的结晶温度,减少了界面层厚度和界面态密度,改善了高阻SOI上高k栅介质的电学性能。
-
公开(公告)号:CN102130176A
公开(公告)日:2011-07-20
申请号:CN201010619509.6
申请日:2010-12-31
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
Abstract: 本发明公开了一种具有缓冲层的SOI超结LDMOS器件,该器件包括SOI衬底和位于所述SOI衬底之上的有源区;所述有源区包括:栅区、分别位于所述栅区两侧的源区和漏区、位于所述栅区之下的体区、位于所述体区与所述漏区之间的漂移区;所述漂移区包括横向超结结构和位于所述横向超结结构上方的缓冲层。本发明将缓冲层设于漂移区上方,可以缓解衬底辅助耗尽效应对SOI超结LDMOS漂移区电荷平衡的影响,提高器件的击穿电压,并且使制作缓冲层时的掺杂深度大幅变浅,不仅降低了杂质的注入能量,而且更容易实现漂移区杂质的均匀分布,工艺难度大大降低。
-
公开(公告)号:CN102130013A
公开(公告)日:2011-07-20
申请号:CN201010619508.1
申请日:2010-12-31
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/336 , H01L21/265 , H01L21/762
Abstract: 本发明公开了一种具有缓冲层的SOI超结LDMOS器件制作方法,该方法首先对SOI衬底的顶层硅进行N型离子注入,使整个漂移区下方成为N型区域;然后对所述漂移区进行浅掺杂N型离子注入,在漂移区的表层形成浅掺杂N型缓冲层;之后通过版图对所形成的N型区域进行P型离子注入,在所述N型区域中形成等间隔的多个横向P型柱区,将所述N型区域划分为多个横向N型柱区,交替排列的P型柱区和N型柱区组成横向超结结构。本发明将缓冲层设于漂移区上方,可以抑制衬底辅助耗尽效应对SOI超结LDMOS漂移区电荷平衡的影响,提高了器件的击穿电压,并且通过巧妙地调整N/P离子注入的步骤,设计版图和离子注入浓度等,进一步简化了工艺,降低了生产成本。
-
公开(公告)号:CN101924030A
公开(公告)日:2010-12-22
申请号:CN201010231639.2
申请日:2010-07-20
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/283
Abstract: 本发明公开了一种改善高阻SOI衬底上高介电常数栅介质性能的方法,该方法包括以下步骤:步骤一,将高阻SOI衬底进行预处理,然后装入薄膜沉积腔内;步骤二,在高阻SOI衬底的上表面原位生长厚度不大于1nm的Al2O3薄膜;步骤三,在所述Al2O3薄膜上原位生长厚度不大于30nm的HfO2薄膜;步骤四,在所述HfO2薄膜上原位沉积吸氧金属盖帽层;步骤五,退火处理。本发明抑制了界面层生长,有利于高k栅介质等效栅氧厚度的减薄,提高了高k栅介质的结晶温度,减少了界面层厚度和界面态密度,改善了高阻SOI上高k栅介质的电学性能。
-
公开(公告)号:CN101916761A
公开(公告)日:2010-12-15
申请号:CN201010231684.8
申请日:2010-07-20
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L27/12 , H01L21/762 , H01L21/3205
Abstract: 本发明公开了一种SOI埋氧层下的导电层及其制作工艺,其中所述SOI包括由下至上生长的底层硅膜、埋氧层、顶层硅膜;所述导电层生长于底层硅膜和埋氧层之间;所述导电层包括电荷引导层和阻挡层,所述阻挡层生长于所述电荷引导层的上、下表面。本发明可以将器件内部产生的热量通过导电层迅速排至外部,有效减小SOI的自热效应;而且使非绝缘性的衬底效果和完全绝缘的衬底一样;此外其可以释放界面积聚的多余电荷,缓解纵向电场对器件内部电荷分布的影响。
-
公开(公告)号:CN101916729A
公开(公告)日:2010-12-15
申请号:CN201010234273.4
申请日:2010-07-22
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/336 , H01L29/78 , H01L29/06
Abstract: 本发明公开了一种具有多层超结结构的SOI LDMOS器件的制作方法,该方法采用SOI衬底对顶层硅进行离子注入形成第一层超结结构;然后在形成有至少一层超结结构的SOI衬底上制备外延层,利用与制作第一层超结结构相同的工艺条件制作另一层超结结构,且使上下层超结结构的n型柱区和p型柱区交错排列,得到至少由两层超结结构组成的多层超结结构;之后再制作体区、栅区、源区、漏区和体接触区完成器件。该方法通过外延及离子注入技术形成多层超结结构,且上下两层超结结构的p/n型柱区交错排布,能够进一步提高p/n型柱区间的接触面积,且不会带来显著的副作用,保证器件的抗击穿能力比传统的超结LDMOS更高。
-
公开(公告)号:CN102254821B
公开(公告)日:2012-12-19
申请号:CN201110192523.7
申请日:2011-07-11
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/334 , H01L29/94
Abstract: 本发明提供一种基于SOI材料的MOS电容器及其制作方法,该方法是提供一具有顶层、隐埋氧化层、衬底层的SOI基板,在该顶层上光刻出多个硅岛,在去除硅岛表面的光刻胶及自然氧化层后,在该顶层上生长高k栅介质层,刻蚀该高k栅介质层以形成多个分别堆叠于各该硅岛上的高k栅介质岛,然后在该硅岛及高k栅介质岛上沉积电极薄膜层;最后刻蚀该电极薄膜层,以形成多个上电极及下电极,且使上电极分别堆叠于各该高k栅介质岛上、下电极形成于硅岛的表面上,以便在SOI材料上验证高k栅介质电学特性时,测量上、下电极的电容-电压特性可以不用考虑由于隐埋氧化层的存在而引起的附加电容,进而快速准确的对SOI衬底上高K栅介质进行研究。
-
-
-
-
-
-
-
-
-