-
公开(公告)号:CN106328502B
公开(公告)日:2019-02-01
申请号:CN201510355810.3
申请日:2015-06-24
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/265 , H01L21/324 , C30B29/10
Abstract: 本发明提供一种SiGeSn材料及其制备方法,制备方法包括以下步骤:提供衬底,所述衬底包含SiGe层;向所述SiGe层内注入含有Sn元素的原子、分子、离子或等离子体;将注入后的所述衬底进行退火处理。本发明的SiGeSn材料及其制备方法相较于现有技术具有成本低廉、工艺简单、质量更好、更利于大规模生产的优点。
-
公开(公告)号:CN102820209B
公开(公告)日:2015-03-25
申请号:CN201110151803.3
申请日:2011-06-08
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/02
Abstract: 本发明公开了一种高K介质埋层的绝缘体上材料的制备方法,通过在沉积态的高K介质材料上沉积金属材料并结合退火工艺,使高K介质材料的微观结构由沉积态转变为单晶,从而使高K介质材料有了更好的取向,并通过选择性腐蚀的方法彻底去除不需要的金属材料,沉积半导体材料,最终可得到高质量的绝缘体上材料。采用本发明方法所形成的绝缘体上材料,由于具有高质量的超薄高K介质材料作为埋层,可以更好的控制器件的短沟道效应,为下一代的CMOS器件提供候选的衬底材料。
-
公开(公告)号:CN102820252B
公开(公告)日:2014-07-02
申请号:CN201110151804.8
申请日:2011-06-08
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/762 , H01L21/8238
Abstract: 本发明公开了一种基于键合工艺的高迁移率双沟道材料的制备方法,利用体硅衬底外延压应变的SiGe层,采用键合工艺将SiGe层转移至热氧化的硅片上,该SiGe层,用作PMOSFET的沟道材料;在SiGe材料上继续外延Si,采用离子注入、退火等手段,使部分应变的SiGe弛豫,同时将应变传递到上方Si层中,从而形成应变Si材料,用作NMOSFET的沟道材料。本方法其工艺步骤简单,易于实现,能够同时为NMOSFET及PMOSFET提供高迁移率的沟道材料,满足了同时提高NMOSFET和PMOSFET器件性能的要求,为下一代的CMOS工艺提供潜在的沟道材料。
-
公开(公告)号:CN102820209A
公开(公告)日:2012-12-12
申请号:CN201110151803.3
申请日:2011-06-08
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/02
Abstract: 本发明公开了一种高K介质埋层的绝缘体上材料的制备方法,通过在沉积态的高K介质材料上沉积金属材料并结合退火工艺,使高K介质材料的微观结构由沉积态转变为单晶,从而使高K介质材料有了更好的取向,并通过选择性腐蚀的方法彻底去除不需要的金属材料,沉积半导体材料,最终可得到高质量的绝缘体上材料。采用本发明方法所形成的绝缘体上材料,由于具有高质量的超薄高K介质材料作为埋层,可以更好的控制器件的短沟道效应,为下一代的CMOS器件提供候选的衬底材料。
-
公开(公告)号:CN102651306A
公开(公告)日:2012-08-29
申请号:CN201110047282.7
申请日:2011-02-28
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
Abstract: 本发明公开了一种晶向旋转键合晶片的制备方法,该方法包括以下步骤:首先取两片相同晶向的体硅晶片,在其中一片体硅晶片上生长固定组分的SiGe层,在SiGe层上继续外延生长Si膜层形成器件片,另一片体硅晶片作为支撑片;然后将器件片和支撑片的表面都进行疏水处理;再将器件片与支撑片键合,键合时使器件片与支撑片的主参考面错开一定角度;之后从背面研磨键合片中器件片的体硅晶片部分,然后进行第一选择性腐蚀去除器件片的全部体硅晶片部分,到SiGe层停止,再进行第二选择性腐蚀去除SiGe层,留下Si膜层,从而形成晶向旋转键合硅晶片。该方法制作成本较低,顶层硅厚度可调,晶体质量良好。
-
公开(公告)号:CN101958271A
公开(公告)日:2011-01-26
申请号:CN201010223135.6
申请日:2010-07-09
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/762 , H01L21/20
Abstract: 本发明涉及一种利用绝缘体上硅制备悬空应变硅薄膜的方法,其特征在于在SOI上面外延一层SiGe层,然后将SOI材料淘空,通过应力转移法,将SiGe的应力转移到SOI材料的顶层硅中,最终获得悬空的应变硅薄膜层。所获得悬空的应变硅薄膜层的厚度为10-50nm。由本发明提供的工艺只需简单的一步外延工艺和湿法刻蚀工艺实施,避免了大量穿透位错的产生,获得高质量的应变硅薄膜材料。
-
公开(公告)号:CN101866875A
公开(公告)日:2010-10-20
申请号:CN201010189313.8
申请日:2010-06-01
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/762 , H01L21/20
Abstract: 本发明涉及一种制备绝缘体上锗硅(SGOI)材料的方法。首先在体硅上外延Si1-xGex/Siepi/Si1-yGey结构的多层材料,其中0<x<1,0<y<1,Si1-xGex为外延材料的上表面。控制外延的Si1-xGex和Si1-yGey薄膜的厚度,使其都小于临界厚度,以保证这两层薄膜都是完全应变的。然后使用层转移的方法将Si1-xGex/Si/Si1-yGey转移到一个SiO2/Si结构的支撑材料上,形成Si1-yGey/Si/Si1-xGex/SiO2/Si结构的多层材料。使用选择性腐蚀的方法去掉顶层的Si1-yGey,最后通过离子注入及退火,使得材料中的Si1-xGex发生弛豫,相应的顶层Si发生应变,得到Si/Si1-xGex/SiO2/Si的SGOI材料。
-
公开(公告)号:CN101866874A
公开(公告)日:2010-10-20
申请号:CN201010189312.3
申请日:2010-06-01
Applicant: 中国科学院上海微系统与信息技术研究所 , 上海新傲科技股份有限公司
IPC: H01L21/762 , H01L21/20
Abstract: 本发明涉及一种利用层转移技术制备绝缘体上锗硅(SGOI)材料的方法。首先在体硅上外延Siepi/Si1-xGex结构的多层材料,其中0<x<1,Siepi为外延材料的上表面。控制外延的Si1-xGex薄膜的厚度,使其小于临界厚度,以保证这层薄膜是完全应变的。然后使用层转移的方法将Siepi/Si1-xGex转移到一个SiO2/Si结构的支撑材料上,形成Si1-xGex/Siepi/SiO2/Si结构的多层材料。通过退火,使得材料中的Si1-xGex发生弛豫,弛豫过程中产生的位错主要分布在Siepi中,使得Si1-xGex保持了较高的晶格质量,然后通过外延的方法在Si1-xGex上继续外延一层Si薄膜,该薄膜将保持应变,最终得到Si/Si1-xGex/Siepi/SiO2/Si的SGOI材料。
-
公开(公告)号:CN114678272A
公开(公告)日:2022-06-28
申请号:CN202210185094.9
申请日:2022-02-28
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/329 , H01L29/872 , H01L29/47
Abstract: 本发明涉及一种NiGe/n‑Ge肖特基二极管的制备方法。该方法包括:将Ge片作为衬底,预处理;然后Ge片上长隔离层,光刻出图形,再经过一次光刻;依次蒸镀Al和Ni,然后去除不在图形内的金属;退火,再去除多余的Ni,蒸镀正反电极。该方法可以有效缓解费米能级钉扎效应,降低NiGe/n‑Ge肖特基势垒高度,并且使得NiGe在400℃到600℃保持热稳定性。
-
公开(公告)号:CN106711019A
公开(公告)日:2017-05-24
申请号:CN201510792045.1
申请日:2015-11-17
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/02
Abstract: 本发明提供一种利用可控缺陷石墨烯插入层制备金属-半导体合金的方法,包括以下步骤:1)提供半导体衬底;2)在半导体衬底表面形成石墨烯;3)对石墨烯进行离子注入,以得到密度可控的缺陷石墨烯;4)在缺陷石墨烯表面形成金属层;5)对步骤4)得到的结构进行退火处理,形成金属-半导体合金层。通过在半导体衬底与金属层之间形成石墨烯插入层,可以有效地改善半导体衬底与金属-半导体合金层的界面的接触特性,外延得到的金属-半导体合金层质量更好、性能更加稳定;石墨烯插入层具有较高的电子迁移率,可以有效地降低外延生长的金属-半导体合金层电阻及半导体衬底与金属-半导体合金层的接触电阻,从而提高其电学性能。
-
-
-
-
-
-
-
-
-