一种船用分布式光纤授时系统

    公开(公告)号:CN111082888B

    公开(公告)日:2021-12-14

    申请号:CN201911355786.8

    申请日:2019-12-25

    Abstract: 本发明公开了一种船用分布式光纤授时系统,包括:时频主机和若干时频分机;所述时频主机包括电源模块,时频控制模块,以及与时频控制模块连接的断电守时模块、多参考源处理模块、时间频率生成模块、显控模块和光纤模块;所述时频分机包括电源模块,时频控制模块,以及与时频控制模块连接的时间频率生成模块和光纤模块;所述时频主机和若干时频分机通过各自的光纤模块采用两路光纤线缆连接形成一个时频级联环路。本发明通过时频主机和时频分机形成时频级联环路提供时频同源时钟,实现了时频设备的统一接口,并统一监测管理。

    一种便携式设备外接电源和电池供电自动切换电路

    公开(公告)号:CN113541263A

    公开(公告)日:2021-10-22

    申请号:CN202110848049.2

    申请日:2021-07-27

    Abstract: 本发明涉及一种便携式设备外接电源和电池供电自动切换电路,它包括第一开关组件、第二开关组件、第三开关组件、充电管理模块和电量管理模块;第一开关组件的一端连接外接电源的输入端,另一端连接设备负载;第二开关组件和第三开关组件的一端均连接电量管理模块,电量管理模块的与充电电池连接;所述第二开关组件的另一端连接设备负载,第三开关组件的另一端连接充电管理模块,充电管理模块的输入端连接外接电源。本发明使用PMOS管设计的理想二极管开关电路替换电源合路二极管和充电管理电路的防反二极管,解决了二极管带来的压降问题,提高充电电池的使用效率,增加电池的使用寿命。

    一种数据库中存储文件的文件表设计方法

    公开(公告)号:CN113377721A

    公开(公告)日:2021-09-10

    申请号:CN202110749868.1

    申请日:2021-07-02

    Inventor: 余安东

    Abstract: 本发明公开了一种数据库中存储文件的文件表设计方法,包括步骤:在通用数据表列类型基础上,新增FILE类型的数据列;通过SQL接口写入文件表中的文件,由文件表解析路径,将文件由外部文件系统输入到数据库内部存储空间中进行存储;增加WRITE语法进行文件输入;增加READ语法进行文件输出。本发明解决了文件与数据记录一致性管理难题;有效避免减少占用存储数据记录的数据库引擎的空间,提升数据库引擎数据记录在磁盘和内存映射的效率,解决了数据记录检索效率问题;对比传统数据库空间扩展来说更易于管理。

    一种基于FPGA的TOE数据拼接系统及方法

    公开(公告)号:CN111917780A

    公开(公告)日:2020-11-10

    申请号:CN202010775750.1

    申请日:2020-08-05

    Abstract: 本发明公开了一种基于FPGA的TOE数据拼接系统及方法,通过比较数据报文信息与缓存数据块信息,将数据报文与缓存数据块拼接成新的数据块。本发明利用FPGA大规模逻辑资源和并行处理的优点,结合大规模链接下的数据拼接处理,提高了TOE对于丢包、重复、乱序报文的处理效率,提升网络适应性;此外,针对概率很低的完全覆盖拼接则采用重传的方式,降低设计难度的同时保证了拼接效率。

    一种基于单片机的程序分段加密保护方法

    公开(公告)号:CN111898099A

    公开(公告)日:2020-11-06

    申请号:CN202010708026.7

    申请日:2020-07-22

    Inventor: 张泽坤 郭彬 张千

    Abstract: 本发明公开了一种基于单片机的程序分段加密保护方法,所述方法为,利用单片机应用程序的链接地址空间可修改的特性,对单片机的应用程序进行分段设计后再进行加密存储。本发明利用单片机应用程序的链接地址空间可修改的特性,对单片机的应用程序进行分段设计后再进行加密存储,可以解决单片机应用程序不能加密存储,容易造成泄露,安全性缺乏的问题。

    光通信设备接口卡运行状态检测系统

    公开(公告)号:CN111897265A

    公开(公告)日:2020-11-06

    申请号:CN202010775633.5

    申请日:2020-08-05

    Inventor: 李超 曾建

    Abstract: 本发明公开了光通信设备接口卡运行状态检测系统,包括监控端、核心卡FPGA模块与至少一个接口卡FPGA模块;接口卡FPGA模块连接有看门狗电路;接口卡FPGA模块通过看门狗电路与监控端相连;看门狗电路与核心卡FPGA模块相连;核心卡FPGA模块与监控端相连;看门狗电路发送信号至监控端,监控端判断看门狗电路输出信号与核心卡FPGA模块是否匹配。本发明能有效解放核心卡设备的FPGA资源占用使得核心卡运行更加高效、稳定。

    一种基于区块链的航天测控网数据交易方法

    公开(公告)号:CN109190331B

    公开(公告)日:2020-10-16

    申请号:CN201810949059.3

    申请日:2018-08-20

    Abstract: 本发明公开了一种基于区块链的航天测控网数据交易方法,该方法在订单管理过程中引入了用户身份ID的概念,通过对用户信息Hash的方式,保证了用户身份隐私。通过构建交易记录区块链,加强了交易记录的管理,能有效抵御来自第三方的恶意订单攻击,一定程度上保证了测控业务中心任务的正常运行与调度,同时使得交易记录可查询,可申诉。通过构建数据索引区块链,增强了数据交易的安全,形成了对交易平台的监督,使得交易平台无法留存数据,保证了数据的安全,也使得交易双方对交易结果无法抵赖,为后续的交易追溯和申诉提供了证据。采用DRM版权管理技术来加强保护数据的版权,防止了数据的非法复制、转卖。

    Fibre channel 64位并行加扰解扰器的FPGA实现方法

    公开(公告)号:CN108733617B

    公开(公告)日:2020-09-18

    申请号:CN201810467263.1

    申请日:2018-09-20

    Abstract: 本发明提供了一种Fibre channel 64位并行加扰解扰器的FPGA实现方法。包括加扰实现方法及解扰实现方法。所述加扰实现方法是利用一个异或树和一个延迟单元实现64路并行的加扰。所述解扰实现方法是利用一个异或树和一个延迟单元实现64路并行的解扰。本发明提供了一种更高并行度的FPGA实现方案加扰实现方案:该方案采用一个异或树和一延迟单元实现64路并行的加扰。采用一个异或树和一延迟单元实现64路并行的解扰。本发明能更好的适应Fibre channel通信中高速率的要求。

    一种可链接式流式数据解析动态流程构建模型实现方法

    公开(公告)号:CN108111344B

    公开(公告)日:2020-08-04

    申请号:CN201711370575.2

    申请日:2017-12-19

    Abstract: 本发明提供了一种可链接式流式数据解析动态流程构建模型实现方法,根据通道/信号码流解析任务的任务参数,获取数据通信路径并匹配可链接式处理单元算法,构建可链接式处理单元算法单元实例化对象;通过可链接式处理单元算法单元控制接口初始化所述实例化对象,以通道/信号的数据通信路径为次序设置各个可链接式处理算法单元间的链接关系,实现通道/信号的数据在流式处理流转的处理链构建;最后调用该处理链单元链接首节点的数据接口和参数接口,完成码流数据在各链接式处理算法单元对象的流转处理。与现有技术相比,能针对流式通信协议码流数据解析,这种层层剥离迭代解析的流式数据处理,且在信号码流处理的流式及控制上均有良好的可伸缩性。

Patent Agency Ranking