-
公开(公告)号:CN119696733A
公开(公告)日:2025-03-25
申请号:CN202411970970.4
申请日:2024-12-30
Applicant: 电信科学技术第五研究所有限公司
Abstract: 本发明公开了一种基于FlexE的速率变换方法及装置,基于FlexE的速率变换方法先获取下游反压信号和预设输出时隙数量;再根据输入时隙数量和输出时隙数量范围确定输出许可;然后,根据输出许可、下游反压信号、输入时隙数量、待输出时隙数量和预设输出时隙数量刷新待输出时隙数量;再根据输出许可、下游反压信号、输入时隙数量、待输出时隙数量、最大输出时隙数量及预设输出时隙数量读入时隙数据和输出相应位宽的时隙数据,从而实现任意速率的变速功能,提高客户带宽选择的灵活性,同时由于对输出时隙数据采用两级组装方式,可避免设计代码繁冗,并且在采用FPGA实现时可明显减小时序压力。
-
公开(公告)号:CN116232670A
公开(公告)日:2023-06-06
申请号:CN202211702416.9
申请日:2022-12-29
Applicant: 电信科学技术第五研究所有限公司
Abstract: 本发明公开了一种基于RDMA网络密码机的实现方法,对加密数据包采用ESP模式进行封装,RDMA网络层加密的应用模式包括传输模式和隧道模式。本发明给出了在RDMA网络技术的实现协议之一RoCEv2中,基于网络层协议解析进行数据包加密的一种实现方式。加密数据包采用ESP模式进行封装,可以实现对网络层以上的封装内容进行数据加密保护,同时加密包头部信息中基于序列号字段的能力可提供防重放攻击的保护,对非加密部分的内容如IP头等信息可以进行完整性校验,在RDMA这种新型快速网络上实现一定程度的安全防护。
-
公开(公告)号:CN116155562A
公开(公告)日:2023-05-23
申请号:CN202211711456.X
申请日:2022-12-29
Applicant: 电信科学技术第五研究所有限公司
Abstract: 本发明涉及一种基于SAS协议解析的服务器数据加密保护方法及装置,包括:SAS协议解析模块接收到SAS帧时判断是SSP帧还是STP帧,如果是SSP帧或者STP帧,则判断是否能找到对应的读写命令帧,如果能,则提取硬盘地址和逻辑块地址;如果不能,则判断是否能找到对应的读写数据帧,如果能,则取出数据净荷,再根据对应的读写命令帧提取的关键字段进行数据匹配,通过算法模块进行加解密,再重新计算CRC,最后再重新组帧发送出去。本发明采用全链路双冗余的高可靠性设计,有效避免了设备发生单点故障的情况;将硬盘SN号和硬盘LBA地址作为关键信息,对每个数据块单独进行加解密,为加密设备提供了更高的安全性。
-
公开(公告)号:CN111917780A
公开(公告)日:2020-11-10
申请号:CN202010775750.1
申请日:2020-08-05
Applicant: 电信科学技术第五研究所有限公司
IPC: H04L29/06
Abstract: 本发明公开了一种基于FPGA的TOE数据拼接系统及方法,通过比较数据报文信息与缓存数据块信息,将数据报文与缓存数据块拼接成新的数据块。本发明利用FPGA大规模逻辑资源和并行处理的优点,结合大规模链接下的数据拼接处理,提高了TOE对于丢包、重复、乱序报文的处理效率,提升网络适应性;此外,针对概率很低的完全覆盖拼接则采用重传的方式,降低设计难度的同时保证了拼接效率。
-
-
-