-
公开(公告)号:CN108793146A
公开(公告)日:2018-11-13
申请号:CN201810714966.X
申请日:2018-07-03
Applicant: 中国科学院上海微系统与信息技术研究所 , 中国科学院大学
IPC: C01B32/194
CPC classification number: C01B32/194
Abstract: 本发明提供一种转移石墨烯的方法,包括以下步骤:提供一衬底;在所述衬底上生长石墨烯,形成石墨烯/衬底结构;在所述石墨烯上涂敷派瑞林,形成派瑞林/石墨烯/衬底结构;利用腐蚀液去除所述派瑞林/石墨烯/衬底结构中的所述衬底,形成派瑞林/石墨烯结构;将所述派瑞林/石墨烯结构翻转,形成石墨烯/派瑞林结构,完成所述石墨烯的转移。本发明采用派瑞林作为石墨烯的转移介质及支撑层,仅经过一次腐蚀液去除衬底后进行翻转,即可获得高质量、大面积、无损、洁净的石墨烯。
-
公开(公告)号:CN105977145B
公开(公告)日:2018-07-24
申请号:CN201610457787.3
申请日:2016-06-22
Applicant: 中国科学院上海微系统与信息技术研究所 , 中国科学院大学
IPC: H01L21/265 , H01L21/266 , H01L21/324
Abstract: 本发明提供一种应变量子点的制备方法及应变量子点。所述制备方法包括以下步骤:在标的材料上形成光刻胶,在所述光刻胶上形成多个注入窗口,进行H+离子或He离子注入,去除所述光刻胶,进行退火处理,使所述标的材料中的H+离子或He离子聚集成H2或He产生气泡凸起,从而得到标的材料的应变量子点。本发明的方法新颖,制备过程简单,可操作性强,应变量可观、可调;制备过程可控性强,注入窗口的大小、形状、间距,H+离子或He离子注入的能量、剂量,退火温度、时间等工艺参数均可调;且方法可用范围广,晶体材料均可使用该方法制备应变量子点。
-
公开(公告)号:CN104157579B
公开(公告)日:2017-10-03
申请号:CN201410457619.5
申请日:2014-09-10
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/336
Abstract: 本发明提供一种多沟道全包围栅极的半导体器件结构的制备方法,所述制备方法包括步骤:1)提供一硅衬底,于所述硅衬底表面形成Ge底层;2)在所述Ge底层上生长SiGe/Ge周期结构,最上一层用Ge覆盖;3)于所述SiGe/Ge周期结构及Ge底层中刻蚀出直至所述硅衬底的多个间隔排列的凹槽;4)采用选择性腐蚀工艺去除凹槽之间的SiGe/Ge周期结构中的SiGe,形成具有间隔的多层Ge结构;5)于所述多层Ge结构的上表面及多层Ge结构之间及侧壁形成栅介质层。本发明提供了一种工艺简单,成本低廉的多沟道全包围栅极的半导体器件结构的制备方法,所制备的半导体器件结构具有多个沟道,可以进一步提高器件性能。本发明具有结构及工艺简单,集成度高等优点,适用于工业生产。
-
公开(公告)号:CN104425342B
公开(公告)日:2017-08-15
申请号:CN201310382840.4
申请日:2013-08-28
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/762 , H01L21/683
Abstract: 本发明提供一种厚度可控的绝缘体上半导体材料的制备方法,包括步骤:1)于第一衬底表面外延一掺杂的单晶薄膜;2)依次外延一重掺杂单晶层及一顶层半导体材料;3)将剥离离子注入至单晶薄膜下方的第一衬底预设深度的位置;4)提供表面具有绝缘层的第二衬底,并键合绝缘层及顶层半导体材料;5)使重掺杂单晶层与第一衬底从该单晶薄膜处分离;6)采用预设溶液腐蚀以去除重掺杂单晶层,其中,所述预设溶液对重掺杂单晶层的腐蚀速率大于其对顶层半导体材料的腐蚀速率。本发明通过掺杂的超薄单晶薄膜实现剥离,将剥离面控制在非常薄的一个层面内;通过高选择比的腐蚀工艺,可以制作出高质量且厚度可控性高的绝缘体上半导体材料。
-
公开(公告)号:CN105895522A
公开(公告)日:2016-08-24
申请号:CN201610459777.3
申请日:2016-06-22
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/311 , H01L21/02
CPC classification number: H01L21/31111 , H01L21/0217 , H01L21/31133
Abstract: 本发明提供一种去除石墨烯上光刻胶的方法,包括:提供表面具有石墨烯的衬底;在所述石墨烯上形成氮化硅层;在所述氮化硅层上涂覆光刻胶,并进行需要光刻胶的后续工艺处理;利用丙酮浸泡去除部分所述光刻胶;利用氢氟酸浸泡去除所述氮化硅层及剩余的光刻胶。本发明的方法,在石墨烯与光刻胶之间插入一层氮化硅层,利用氢氟酸去除氮化硅层,从而通过去除氮化硅层可有效带走其上难以去除的光刻胶。插入的氮化硅层不会影响后续带胶工艺,易腐蚀,方便去除,且不会对石墨烯造成不利影响,避免了传统打胶处理对石墨烯造成的损伤。
-
公开(公告)号:CN105655242A
公开(公告)日:2016-06-08
申请号:CN201410675336.8
申请日:2014-11-21
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/04
Abstract: 本发明提供一种掺杂石墨烯及石墨烯PN结器件的制备方法,其中,所述掺杂石墨烯的制备方法至少包括:提供一铜衬底,在所述铜衬底上形成镍薄膜层;在所述镍薄膜层上选择一特定区域,在所述特定区域分别注入N型掺杂元素和P型掺杂元素,以分别形成富N型掺杂元素区和富P型掺杂元素区;对掺杂元素注入后的所述铜衬底进行第一阶段保温,以使所述铜衬底和所述镍薄膜层形成铜镍合金衬底;然后在甲烷环境下进行第二阶段保温,以分别在所述富N型掺杂元素区和所述富P型掺杂元素区得到N型掺杂石墨烯和P型掺杂石墨烯。本发明结合铜和镍的性质,利用离子注入技术,实现了N型和P型掺杂元素的晶格式掺杂,从而得到稳定的掺杂石墨烯结构。
-
公开(公告)号:CN105129785A
公开(公告)日:2015-12-09
申请号:CN201510532114.5
申请日:2015-08-26
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: C01B31/04
Abstract: 本发明提供一种绝缘体上石墨烯的制备方法,包括:提供一锗催化衬底,将其放入生长腔室,并通入含氢气氛,以在所述锗催化衬底表面形成Ge-H键;将所述催化衬底加热至预设温度,并通入碳源,在所述锗催化衬底表面生长得到石墨烯;提供一绝缘衬底,将所述锗催化衬底形成有石墨烯的一面与所述绝缘衬底键合,得到键合片;微波处理所述键合片,以使所述Ge-H键断裂,生成氢气,使得所述石墨烯从所述锗催化衬底上剥离,转移至所述绝缘衬底表面,得到绝缘体上石墨烯。本发明无需经过湿法反应过程,减少了缺陷的引入,且石墨烯转移过程中始终有载体支撑,最大程度保留了石墨烯的完整性,有利于得到大尺寸、高质量的绝缘体上石墨烯。
-
公开(公告)号:CN105088179A
公开(公告)日:2015-11-25
申请号:CN201510532604.5
申请日:2015-08-26
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: C23C16/26
Abstract: 本发明提供一种转移石墨烯的方法,包括:提供一锗催化衬底,将其放入生长腔室,并通入含氢气氛,以在所述锗催化衬底表面形成Ge-H键;将所述催化衬底加热至预设温度,并往所述生长腔室内通入碳源,在所述锗催化衬底表面生长得到石墨烯;提供一键合基底,将所述锗催化衬底形成有石墨烯的一面与所述键合基底键合,得到键合片;微波处理所述键合片,以使所述Ge-H键断裂,生成氢气,使得所述石墨烯从所述锗催化衬底上剥离,转移至所述键合基底表面。本发明可将石墨烯轻松转移至多种衬底上,无需经过湿法反应过程,减少了缺陷的引入,且能够最大程度保留了石墨烯的完整性,特别有利于大尺寸石墨烯的转移。锗催化衬底可重复利用,有利于节省材料,更为环保。
-
公开(公告)号:CN103165408B
公开(公告)日:2015-11-18
申请号:CN201110418819.6
申请日:2011-12-14
Applicant: 中国科学院上海微系统与信息技术研究所
Abstract: 本发明提供一种嵌入超晶格制备应变Si的方法,该方法首先在Si衬底上外延一Ge组分为x的Si1-xGex层,其次在所述Si1-xGex层上外延一Ge组分为y的Si1-yGey层,且y≠x,形成Si1-xGex/Si1-yGey双层薄膜,然后多次重复外延所述Si1-xGex/Si1-yGey双层薄膜,以在所述Si衬底上制备出超晶格,接着在所述超晶格上外延一Ge组分为z的Si1-zGez层并使所述Si1-zGez层弛豫以形成弛豫Si1-zGez层,由所述超晶格和弛豫Si1-zGez层构成虚衬底,最后在所述弛豫Si1-zGez层上外延一Si层,以完成应变Si的制备。本发明通过降低制备应变Si所需的虚衬底厚度,大大节省了外延所需要的时间,不仅降低了外延所需要的成本,而且减少了由于长时间不间断进行外延而对外延设备造成的损伤。
-
公开(公告)号:CN102842495B
公开(公告)日:2015-07-15
申请号:CN201210376802.3
申请日:2012-09-28
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/306 , H01L21/20
Abstract: 本发明提供一种硅基纳米阵列图形化衬底及硅基外延层的制备方法,该方法利用化学催化腐蚀法制备出硅基纳米阵列图形化衬底,然后在所述硅基纳米阵列图形化衬底上外延Ge或III-V族化合物,从而可以得到低缺陷密度、高晶体质量的Ge或III-V族化合物外延层。此外,本发明的制备工艺简单,成本低,有利于推广使用。
-
-
-
-
-
-
-
-
-