-
公开(公告)号:CN115309670A
公开(公告)日:2022-11-08
申请号:CN202210761028.1
申请日:2022-06-29
申请人: 西安紫光国芯半导体有限公司
IPC分类号: G06F12/084 , G06F12/0815
摘要: 本申请提供一种存储芯片、电子设备及存储系统。该存储芯片包括:缓存器件、多个第一类型接口和至少一个第二类型接口;其中,缓存器件用于缓存数据;多个第一类型接口设置在所述缓存器件上;至少一个第二类型接口设置在所述缓存器件上;其中,所述多个第一类型接口中的至少部分用于与多个处理器组件连接,所述至少一个第二类型接口用于与至少一个内存连接。该存储芯片可以作为多个所述处理器组件的共享缓存,以使多个处理器组件能够通过访问该存储芯片以实现数据的共享,大大提高了获取数据的速度,避免了访问内存所需的延迟较大的问题。
-
公开(公告)号:CN115087961A
公开(公告)日:2022-09-20
申请号:CN202080091091.8
申请日:2020-12-11
申请人: 超威半导体公司
发明人: 索努·阿罗拉 , 本杰明·特西恩 , 亚历山大·J·布拉诺维尔
IPC分类号: G06F12/0815 , G06F12/1009 , G06F12/1027 , G06F13/16 , G06F21/16
摘要: 系统中的处理器响应于具有多个条目的相干存储器请求缓冲器来存储来自客户端模块的相干存储器请求,且响应于具有多个条目的非相干存储器请求缓冲器来存储来自所述客户端模块的非相干存储器请求。所述客户端模块对相干存储器请求及非相干存储器请求进行缓冲,并基于所述处理器或其高速缓存中的一者的一个或多个条件来释放所述存储器请求。基于与所述相干存储器缓冲器相关联的第一水印以及与所述非相干存储器缓冲器相关联的第二水印,将所述存储器请求释放到中央数据结构并进入所述系统中。
-
公开(公告)号:CN115039085A
公开(公告)日:2022-09-09
申请号:CN202080095343.4
申请日:2020-12-14
申请人: 微软技术许可有限责任公司
发明人: P·V·利亚
IPC分类号: G06F12/02 , G06F12/0815 , G06F12/1036
摘要: 一种高速缓存和存储器相干系统包括多个处理芯片,每一个处理芯片托管共享存储器空间的不同子集以及一个或多个路由表,该一个或多个路由表定义该共享存储器空间的逻辑地址与各自对应于该多个处理芯片中的一个所选处理芯片的端点之间的存取路由。该系统进一步包括将该多个处理芯片中的每一对处理芯片物理地耦合在一起的相干网格结构,该相干网格结构被配置成执行用于响应于对该多个处理芯片中的托管故障硬件组件的第一处理芯片的标识而更新该一个或多个路由表的路由逻辑,对路由表的更新有效地移除具有对应于该第一处理芯片的端点的所有存取路由。
-
公开(公告)号:CN114416178A
公开(公告)日:2022-04-29
申请号:CN202111543913.4
申请日:2021-12-16
申请人: 北京小米移动软件有限公司
IPC分类号: G06F9/30 , G06F12/0815
摘要: 本公开提供一种数据访问方法、装置及非临时性计算机可读存储介质,其中,所述方法包括:获取多个待处理指令;其中,每个所述待处理指令包括待访问地址;确定所述多个待处理指令中的待合并指令,并对所述待合并指令进行合并处理,得到合并指令;根据所述合并指令对应的待访问地址进行数据访问,从而减少指令的开销,以及提高指令处理的效率,从而有效提高电子设备的性能。
-
公开(公告)号:CN114064520A
公开(公告)日:2022-02-18
申请号:CN202111375184.6
申请日:2021-11-19
申请人: 上海兆芯集成电路有限公司
IPC分类号: G06F12/0815 , G06F12/02
摘要: 本发明公开进行阶层式高速缓存不写回即无效的计算机系统以及方法。在一实施例中,响应基于单个指定密钥辨识码对阶层式高速缓存进行不写回即无效的一指令集架构的一第一指令,一解码器转换出至少一条微指令。根据该至少一条微指令,一不写回即无效要求通过一内存顺序缓存区供应给一核内高速缓存,再由该核内高速缓存交给一最末级高速缓存。响应该不写回即无效要求,该最末级高速缓存寻出自身匹配该指定密钥辨识码的所有匹配缓存行,不写回一系统内存即将寻得的所有匹配缓存行无效。至于基于多个指定密钥辨识码对阶层式高速缓存进行不写回即无效的指令集架构的一第二指令,本申请是以多个不写回即无效要求实现。
-
公开(公告)号:CN110321298B
公开(公告)日:2021-10-22
申请号:CN201910541003.9
申请日:2019-06-21
申请人: 北京奇艺世纪科技有限公司
IPC分类号: G06F12/0804 , G06F12/0815 , G06F11/34
摘要: 本发明实施例提供了一种时间间隔确定方法、装置、电子设备及介质,涉及缓存技术领域,可以动态调整缓存的更新时间间隔,使得确定的更新时间间隔更合理。本发明的实施例包括:确定统计时间段内的读请求频率,读请求为缓存收到的读取数据的请求。然后确定统计时间段内的数据源更新频率,再根据读请求频率和数据源更新频率,计算缓存的更新时间间隔。
-
公开(公告)号:CN113505088A
公开(公告)日:2021-10-15
申请号:CN202110632287.X
申请日:2016-07-21
申请人: 华为技术有限公司
IPC分类号: G06F12/0815 , G06F12/084
摘要: 本发明涉及数据处理系统(100)和数据处理方法。所述数据处理系统(100)用于执行硬件事务存储(hardware transactional memory,简称HTM)事务。所述数据处理系统(100)包括用于持久存储数据的字节寻址非易失性存储器(101);处理器(103),用于通过将指示HTM事务成功提交的指示标识写入非易失性存储器(101),来执行与提交所述HTM事务有关的原子HTM写入操作。
-
公开(公告)号:CN108228495B
公开(公告)日:2021-05-25
申请号:CN201711159546.1
申请日:2013-03-15
申请人: 英特尔公司
IPC分类号: G06F13/22 , G06F13/40 , G06F13/38 , G06F13/16 , G06F13/42 , G06F9/54 , G06F1/3287 , G06F12/0831 , G06F8/71 , G06F12/0815 , G06F12/0808 , G06F12/0813 , G06N20/00 , G06F11/10 , G06F9/30 , H04L12/54 , G06F9/445 , G06F12/0806 , G06F8/77 , G06F9/46 , G06F15/173 , H04L12/741
摘要: 本发明涉及高性能互连物理层。描述了一种在链路的初始化期间修改的串行数据链路。链路的修改包括从远程代理接收伪随机二进制序列(PRBS),分析PRBS以便标识数据链路的特性,并产生描述特性的指标数据。
-
公开(公告)号:CN111737167A
公开(公告)日:2020-10-02
申请号:CN202010633738.7
申请日:2013-03-15
申请人: 英特尔公司
IPC分类号: G06F12/0813 , G06F12/0815 , G06F13/40 , G06F13/42 , H04L12/933
摘要: 本发明涉及用于高性能互连物理层的装置、方法和系统。链路的重新初始化可以不终止链路而发生,其中链路包括,发射机和接收机耦合至多个巷道中的每个巷道,链路的重新初始化包括在每一个巷道上发射预定义的序列。
-
公开(公告)号:CN111164580A
公开(公告)日:2020-05-15
申请号:CN201880063982.5
申请日:2018-08-03
申请人: 涅克斯硅利康有限公司
发明人: 埃拉德·拉兹
IPC分类号: G06F12/0815
摘要: 本发明提供一种用于在一可重构的缓存架构中的缓存一致性的方法。所述方法包括:接收一存储器存取命令,其中所述存储器存取命令包括一存储器的至少一地址,以便进行存取;基于所述存储器存取命令来确定至少一存取参数;及部分基于所述至少一存取参数及所述地址来确定一目标缓存箱,所述目标缓存箱用于服务所述存储器存取命令。
-
-
-
-
-
-
-
-
-