半导体器件
    1.
    发明公开

    公开(公告)号:CN110010687A

    公开(公告)日:2019-07-12

    申请号:CN201811654142.4

    申请日:2018-12-26

    Abstract: 本公开用于改进半导体器件的特性。在沟槽下方的漂移层中布置有具有与漂移层相反的导电类型的杂质的第一p型半导体区域,并且进一步布置第二p型半导体区域,第二p型半导体区域从上往下看与形成有沟槽的的区域间隔一定距离并且具有与漂移层相反的导电类型的杂质。第二p型半导体区域通过在Y方向(图中的深度方向)上布置在空间中的多个区域配置。因此,通过提供第一和第二p型半导体区域以及进一步通过布置由空间间隔的第二p型半导体区域,可以在保持栅极绝缘膜的击穿电压的同时降低比导通电阻。

    半导体器件
    4.
    发明授权

    公开(公告)号:CN110010687B

    公开(公告)日:2024-01-05

    申请号:CN201811654142.4

    申请日:2018-12-26

    Abstract: 本公开用于改进半导体器件的特性。在沟槽下方的漂移层中布置有具有与漂移层相反的导电类型的杂质的第一p型半导体区域,并且进一步布置第二p型半导体区域,第二p型半导体区域从上往下看与形成有沟槽的区域间隔一定距离并且具有与漂移层相反的导电类型的杂质。第二p型半导体区域通过在Y方向(图中的深度方向)上布置在空间中的多个区域配置。因此,通过提供第一和第二p型半导体区域以及进一步通过布置由空间间隔的第二p型半导体区域,可以在保持栅极绝缘膜的击穿电压的同时降低比导通电阻。

    半导体器件
    5.
    发明公开
    半导体器件 审中-实审

    公开(公告)号:CN117525150A

    公开(公告)日:2024-02-06

    申请号:CN202311759387.4

    申请日:2018-12-26

    Abstract: 本公开用于改进半导体器件的特性。在沟槽下方的漂移层中布置有具有与漂移层相反的导电类型的杂质的第一p型半导体区域,并且进一步布置第二p型半导体区域,第二p型半导体区域从上往下看与形成有沟槽的的区域间隔一定距离并且具有与漂移层相反的导电类型的杂质。第二p型半导体区域通过在Y方向(图中的深度方向)上布置在空间中的多个区域配置。因此,通过提供第一和第二p型半导体区域以及进一步通过布置由空间间隔的第二p型半导体区域,可以在保持栅极绝缘膜的击穿电压的同时降低比导通电阻。

Patent Agency Ranking