3D半导体存储器件
    1.
    发明公开

    公开(公告)号:CN119342824A

    公开(公告)日:2025-01-21

    申请号:CN202410740898.X

    申请日:2024-06-07

    Abstract: 提供了一种三维(3D)半导体存储器件。该器件包括:存储单元区域;以及外围电路,被配置为控制存储单元区域。存储单元区域包括:单元阵列区域,包括沿竖直方向布置的存储单元;以及连接区域,包括与存储单元连接的字线的端部,其中,端部形成阶梯配置。外围电路包括沿竖直方向与连接区域重叠的外围电路区域。外围电路区包括电连接到字线中的第一字线的第一主传输晶体管,以及与字线电分离的第一虚设传输晶体管。第一主传输晶体管和第一虚设传输晶体管沿垂直于竖直方向的第一方向布置。

    电子器件及其操作方法和多输入多输出符号检测器

    公开(公告)号:CN111262649B

    公开(公告)日:2025-01-17

    申请号:CN201911194384.4

    申请日:2019-11-28

    Abstract: 本发明提供电子器件及其操作方法和多输入多输出符号检测器。通过信道接收信号。将所述信道分解成多个虚拟信道。使用相应的符号检测器对所述多个虚拟信道中的每一者实行符号检测。所述符号检测器中的至少一者具有比所述信道的秩低的秩。对来自所述符号检测器的输出进行组合以获得所述信道的层的最终对数似然比(LLR)值。使用所述最终对数似然比值实行解码以输出所接收到的所述信号的经解码的符号值。

    用于基于机器学习的符号定时恢复的方法和装置

    公开(公告)号:CN115208729B

    公开(公告)日:2024-12-03

    申请号:CN202210379389.X

    申请日:2022-04-12

    Inventor: 权赫准 丁亚聪

    Abstract: 提供了用于基于机器学习的符号定时恢复的系统、方法和装置。该方法可以包括在通信系统中基于参考信号来生成估计的时间偏移,以及基于估计的时间偏移来调整通信系统中的变换窗口,其中估计的时间偏移是基于机器学习生成的。生成估计的时间偏移可以包括将机器学习应用于一个或多个信道估计。生成估计的时间偏移可以包括从一个或多个信道估计中提取一个或多个特征,并且基于一个或多个特征生成估计的时间偏移。提取一个或多个特征可以包括确定第一信道和第二信道之间的相关性。该相关性可以包括第一信道和第二信道之间的频域相关性。提取一个或多个特征可以包括提取一个或多个信道估计的特征的集合的子集。

    半导体存储器器件中的位线感测放大器的布局结构

    公开(公告)号:CN109935259B

    公开(公告)日:2023-11-07

    申请号:CN201811213200.X

    申请日:2018-10-17

    Inventor: 元福渊 权赫准

    Abstract: 半导体存储器器件中的位线感测放大器的布局结构包括:第一位线感测放大器,其连接到第一位线和第一互补位线,并且是经由第一控制线和第二控制线来控制的。第一控制线连接到第一位线感测放大器的第一节点,第二控制线连接到第一位线感测放大器的第二节点,第一位线感测放大器包括至少一对晶体管,该至少一对晶体管被配置为共享与第一节点相对应的第一有源区域和与第二节点相对应的第二有源区域中的任何一个有源区域。

    操作用户设备的方法和用户设备

    公开(公告)号:CN115955734A

    公开(公告)日:2023-04-11

    申请号:CN202211046042.X

    申请日:2022-08-30

    Abstract: 提供操作用户设备的方法和用户设备。在一些实施例中,所述方法包括:通过第一神经网络接收第一状态和第一状态转换,第一状态包括:用于多个可用活动端口的一个或多个标识符,以及两个或更多个电路元件之间的一组可用连接,所述两个或更多个电路元件中的每个是以下项中的一个:(1)第一电路类型,(2)第二电路类型,第二电路类型将第一电路类型的电路元件可操作地连接到所述多个可用活动端口中的一个,以及(3)所述多个可用活动端口;以及通过第一神经网络针对第一状态转换生成第一估计质量值。

    电子装置
    7.
    发明公开
    电子装置 审中-实审

    公开(公告)号:CN115208720A

    公开(公告)日:2022-10-18

    申请号:CN202210378287.6

    申请日:2022-04-12

    Abstract: 公开了一种包括处理器和存储器的电子装置,其中,所述处理器被配置为:对发送解调参考信号所处的所有资源元素(RE)处的信道估计执行频率插值,对从所述频率插值获得的频域插值的信道执行时间插值,以及基于频域中的RE处和时域中的RE处的信道估计来计算增强的信道估计,其中,所述信道估计是从所述时间插值输出的。

    用于提前终止迭代检测和解码的方法和系统

    公开(公告)号:CN117917858A

    公开(公告)日:2024-04-23

    申请号:CN202311027856.3

    申请日:2023-08-15

    Abstract: 公开了一种用于提前终止迭代检测和解码的方法和系统公开了一种用于在迭代检测和解码(IDD)过程期间确定提前终止的系统和方法。该方法可以包括:在IDD过程期间计算一个或多个循环冗余校验(CRC)的一个或多个对数似然比(LLR),以及确定LLR中的至少一个预测CRC校验失败,并且作为响应,终止IDD过程。

Patent Agency Ranking