包括写入缓冲存储器的存储设备和操作存储设备的方法

    公开(公告)号:CN110544501B

    公开(公告)日:2025-02-18

    申请号:CN201910422771.2

    申请日:2019-05-21

    Abstract: 一种存储设备,包括:非易失性存储器,包括多个非易失性存储单元;写入缓冲存储器,存储从主机接收的第一数据和第二数据;以及存储控制器,将存储在写入缓冲存储器中的第一数据和第二数据存储到非易失性存储器中。存储控制器对连接到第一字线组的多个第一存储单元执行第一编程操作和第二编程操作,以存储第一数据,并且对连接到第二字线组的多个第二存储单元执行第一编程操作和第二编程操作,以存储第二数据。当存储控制器对多个第二存储单元执行第一编程操作时,第一数据被写入写入缓冲存储器中。

    对存储装置进行复位的电子装置和操作该电子装置的方法

    公开(公告)号:CN107871524B

    公开(公告)日:2023-07-25

    申请号:CN201710854374.3

    申请日:2017-09-20

    Abstract: 提供了一种对存储装置进行复位的电子装置和操作该电子装置的方法。一种电子装置包括:应用处理器;第一存储装置,连接到应用处理器,被配置为直接与应用处理器进行通信,被配置为连接到第二存储装置,并被配置为当连接到第二存储装置时直接与第二存储装置进行通信,其中,第一存储装置包括复位转换器,其中,复位转换器被配置为响应于从应用处理器接收的硬件复位信号来产生软件复位信号,其中,软件复位信号被配置为促使第二存储装置进行复位。

    补偿存储装置的不同特性的电子装置及其包括的存储装置

    公开(公告)号:CN107870743B

    公开(公告)日:2022-05-24

    申请号:CN201710815886.9

    申请日:2017-09-12

    Abstract: 公开一种补偿存储装置的不同特性的电子装置及其包括的存储装置。一种电子装置包括嵌入式存储装置和应用处理器。嵌入式存储装置连接为与处理具有第一特性的包的可移除存储装置直接通信。嵌入式存储装置处理具有第二特性的包。应用处理器连接为与嵌入式存储装置直接通信,但不直接连接到所述可移除存储装置。应用处理器处理具有第三特性的包。嵌入式存储装置补偿第一特性和第二特性中的至少一个,使得从所述可移除存储装置接收的第一特性的第一包和嵌入式存储装置中的第二特性的第二包中的至少一个根据第三特性被提供给应用处理器。

    包括经级联耦合结构发送参考时钟的存储装置的电子装置

    公开(公告)号:CN114415964A

    公开(公告)日:2022-04-29

    申请号:CN202210086591.3

    申请日:2017-09-08

    Abstract: 公开了一种电子装置,所述电子装置包括:至少一个应用处理器;第一存储装置,被配置为与应用处理器通信,利用振荡器生成参考时钟信号,并且向时钟输出端口输出参考时钟信号;以及第二存储装置,被配置为从时钟输出端口接收参考时钟信号,并且利用参考时钟信号与第一存储装置通信,其中,应用处理器被配置为通过第一存储装置与第二存储装置通信。

    电子设备
    5.
    发明授权

    公开(公告)号:CN105739614B

    公开(公告)日:2020-03-10

    申请号:CN201510974448.8

    申请日:2015-12-24

    Abstract: 提供了一种电子设备,能够在不具有任何铰链结构的情况下将两个显示单元之间的角度保持在特定角度。电子设备包括:显示单元,显示单元包括彼此间隔开的第一显示单元和功能单元,功能单元装备有电子组件;盖单元,包括第一盖部件和第二盖部件,第一显示单元和功能单元分别附接到第一盖部分和第二盖部件上;以及连接单元,包括形状保持构件,该形状保持构件被配置为,当第一盖部件与第二盖部件之间的角度被外力改变时,允许显示单元和功能单元之间的角度保持在特定角度。

    包括写入缓冲存储器的存储设备和操作存储设备的方法

    公开(公告)号:CN110544501A

    公开(公告)日:2019-12-06

    申请号:CN201910422771.2

    申请日:2019-05-21

    Abstract: 一种存储设备,包括:非易失性存储器,包括多个非易失性存储单元;写入缓冲存储器,存储从主机接收的第一数据和第二数据;以及存储控制器,将存储在写入缓冲存储器中的第一数据和第二数据存储到非易失性存储器中。存储控制器对连接到第一字线组的多个第一存储单元执行第一编程操作和第二编程操作,以存储第一数据,并且对连接到第二字线组的多个第二存储单元执行第一编程操作和第二编程操作,以存储第二数据。当存储控制器对多个第二存储单元执行第一编程操作时,第一数据被写入写入缓冲存储器中。

    向存储装置提供旁路的电子装置、存储装置和计算系统

    公开(公告)号:CN107870742B

    公开(公告)日:2022-07-12

    申请号:CN201710805588.1

    申请日:2017-09-08

    Abstract: 提供了一种向存储装置提供旁路的电子装置、存储装置和计算系统。根据本发明构思的至少一些示例实施例,一种电子装置包括:嵌入式存储装置,被配置为连接到可移除存储装置,并且被配置为当被连接到所述可移除存储装置时直接与所述可移除存储装置进行通信;应用处理器,被连接为直接与嵌入式存储装置进行通信并且不直接与所述可移除存储装置连接,其中,嵌入式存储装置被配置为响应于从应用处理器接收的禁用命令来减少提供给包括在嵌入式存储装置中的所有电路或一些电路的功率量,并且提供旁路路径,其中,所述旁路路径被配置为当所述可移除存储装置被连接到所述旁路路径时,将普通命令和数据从应用处理器传送到所述可移除存储装置。

Patent Agency Ranking