-
公开(公告)号:CN118432609A
公开(公告)日:2024-08-02
申请号:CN202410143822.9
申请日:2024-02-01
Abstract: 一种倍频器,包括:第一环形振荡器;第二环形振荡器,与第一环形振荡器互补地被开启;组合电路,组合第一环形振荡器的第一输出信号和第二环形振荡器的第二输出信号,以生成最终输出信号;以及校准电路,基于最终输出信号的反馈来校正最终输出信号中包括的不连续脉冲。
-
公开(公告)号:CN112422126B
公开(公告)日:2024-06-07
申请号:CN202011360851.9
申请日:2020-11-27
Applicant: 紫光展锐(重庆)科技有限公司
IPC: H03L7/24
Abstract: 一种时钟校准电路,包括:相互连接的时钟产生模块、时钟分频模块和调制解调器;调制解调器切换为休眠模式时,将产生的休眠模式指示信号输出给时钟产生模块,将产生的第一控制信号输出给时钟分频模块;时钟产生模块响应休眠模式指示信号切换为休眠模式,将产生的休眠模式下的第一时钟信号输出给时钟分频模块;时钟分频模块响应第一控制信号基于休眠模式对应的配置参数对休眠模式下的第一时钟信号进行分频,产生休眠模式下的第二时钟信号,并输出给调制解调器;调制解调器切换为工作模式时,基于休眠模式下的第二时钟信号对系统时钟信号进行校准,从而不仅可以实现对系统时钟的校准,还可以有效提高校准效率和降低系统功耗。
-
公开(公告)号:CN108880538B
公开(公告)日:2024-03-19
申请号:CN201810954611.8
申请日:2018-08-21
Applicant: 厦门大学
Abstract: 宽带信号合成器的厚膜电路,设有4个MOS模块,第1MOS模块和第4MOS模块用于分流,第2MOS模块和第3MOS模块用于导通与截止电路,所述4个MOS模块通过一个外界公用的控制端同时控制,第1MOS模块和第3MOS模块的控制端分别接一个反相器后再与外界公用的控制端连接。当控制端置高电平时,第2MOS模块和第4MOS模块导通,第1MOS模块和第3MOS模块截止;当控制端置低电平时,第1MOS模块和第3MOS模块导通,第2MOS模块和第4MOS模块截止。即插即用,屏蔽性能好,集成度高,电路隔离度高,损耗低,信号合成切换时间在10ns以内。
-
公开(公告)号:CN107359873B
公开(公告)日:2024-02-23
申请号:CN201710624508.2
申请日:2017-07-27
Applicant: 中国电力科学研究院 , 国家电网公司 , 国网江苏省电力公司 , 国网江苏省电力公司电力科学研究院 , 深圳市星龙科技股份有限公司
Abstract: 者PPS信号,并将转换后的信号传输至待测合并本发明提供一种基于锁相及移相校准合并 单元测试仪的时钟输入模块。单元测试仪时钟误差的装置和方法,其用于校准合并单元测试仪的对时误差和守时误差,所述装置包括:标准时钟;第一时钟转换单元,其用于将输入的标准时钟信号转换成秒脉冲PPS信号;第二时钟转换单元,其用于将待测合并单元测试仪时钟输出模块输出的时钟信号转换成待检测光PPS信号或者电PPS信号;锁相时钟,其使用高频时钟跟踪第一时钟转换单元和第二时钟转换单元输入的PPS信号并锁相在PPS信号的上升沿;时
-
公开(公告)号:CN109302181B
公开(公告)日:2023-09-01
申请号:CN201810824273.6
申请日:2018-07-24
Applicant: 恩智浦有限公司
Abstract: 用于集成电路的振荡器系统包括第一振荡器电路、第二振荡器电路和校准系统。在采样例程期间,该校准系统用于基于第二振荡器的输出与外部时钟信号的比较来确定采样值。该采样值存储在存储器中。在校准例程期间,该校准系统基于该第二振荡器电路的输出与该第一振荡器电路的输出的比较来确定比较值。校准电路将该比较值与该采样值相比较以产生调谐值来调谐该第一振荡器电路的频率。
-
公开(公告)号:CN116577633A
公开(公告)日:2023-08-11
申请号:CN202310354362.X
申请日:2023-04-04
Applicant: 北京智芯微电子科技有限公司
IPC: G01R31/28 , H03L7/24 , G01R31/317
Abstract: 本发明实施例提供一种芯片的输出频率的自修调方法和装置及芯片,属于芯片测试领域。该自修调方法包括:获取在预设计数时间内所述芯片内的振荡器产生的时钟信号的第一个数;获取在所述预设计数时间内与所述芯片对应的测试机提供的时钟信号的第二个数;比较第一个数和第二个数,以确定初始比较结果;以及在第一个数与第二个数的差值的绝对值满足第一预设要求的情况下,修调所述振荡器产生所述时钟信号的振荡器频率,以使得所述芯片的所述输出频率与预设目标输出频率的差值满足第二预设要求。籍此,实现了自修调芯片的输出频率。
-
公开(公告)号:CN116346127A
公开(公告)日:2023-06-27
申请号:CN202310332751.2
申请日:2023-03-30
Applicant: 中船动力研究院有限公司
Abstract: 本发明公开了一种频率处理装置、方法以及一种船舶。其中,装置包括晶振模块、分频模块、信号输出模块和控制模块;晶振模块用于产生基础频率,并将产生的基础频率输入至分频模块进行分频;分频模块用于对基础频率进行分频处理,输出至少两个不同的频率值的信号,以匹配不同柴油机的运行频率值;信号输出模块用于将分频模块输出的信号作为时钟信号,基于时钟信号和预装载阈值进行计数产生柴油机的控制信号;控制模块用于调节预装载阈值,以使信号输出模块输出与柴油机的超速频率匹配的控制信号。本发明实施例提供的技术方案结构简单,有效提升了发动机运行的可靠性且降低了成本。
-
公开(公告)号:CN109445515B
公开(公告)日:2022-04-19
申请号:CN201811415901.1
申请日:2014-12-19
Applicant: 美国亚德诺半导体公司
Inventor: S·M·比茨酷
Abstract: 提供多相振荡器的装置和方法。在某些实施方式中,振荡器系统包括相位和频率锁定的第一多相振荡器和第二多相振荡器。另外,第一和第二多相振荡器锁相以相移量进行相位锁定,该相移提供相对较宽角距离的协同定位的时钟信号相位,其可由振荡器的放大电路使用。第一和/或第二多相振荡器包括使用由所述第一多相振荡器产生的至少一个时钟信号相位,并使用由所述第二多相振荡器产生的至少一个时钟信号相位进行操作的一个或多个放大电路。
-
公开(公告)号:CN112367079A
公开(公告)日:2021-02-12
申请号:CN202011168020.1
申请日:2012-08-31
Applicant: 华为技术有限公司
Inventor: 帕特里克·范登艾米勒 , 诺曼·比米什
IPC: H03L7/24
Abstract: 本发明提供一种集成电路,包括接收器射频电路,发射器射频电路,载波信号发生器和时钟发生器。所述载波信号发生器包括一个振荡器。所述振荡器用于为所述接收器射频电路或者发射器射频电路提供载波信号。所述时钟发生器用于基于所述振荡器输出的信号产生时钟信号。所述时钟发生器基于与载波信号同样的振荡器产生时钟信号,时钟信号的频率是从射频电路的频率中生成的,从而对所述RF电路的干扰仅会在特定频率下发生。这些干扰可以更易于得到补偿,或者可以进行布置以具有足够远离所述RF信号的有用部分的频率,从而可以更加容易地被滤出。
-
公开(公告)号:CN111900981A
公开(公告)日:2020-11-06
申请号:CN202010548144.6
申请日:2020-06-16
Applicant: 合肥松豪电子科技有限公司
IPC: H03L7/24
Abstract: 本发明提出的一种OSC电路,包括依次连接的偏置电流输入端、电流修调模块、电容模块、比较器、逻辑驱动模块和输出端,还包括一个可控电流偏置点;比较器的电流偏置点与可控电流偏置点连接;可控电流偏置点位于电流修调模块后端。本发明提出的一种OSC电路,比较器的偏置电流点VB与OSC电路中一个可控电流偏置点相连,使得比较器的偏置电流与OSC电路的输出频率同步变化,使得比较器的频宽也随着OSC电路的输出频率发生变化,来满足对应频率下的电路需求,从而实现频宽的动态调节。如此,避免了OSC电路的比较器需要设计成满足所有频率范围的需求。
-
-
-
-
-
-
-
-
-