驱动装置和电源系统
    2.
    发明公开

    公开(公告)号:CN107528452A

    公开(公告)日:2017-12-29

    申请号:CN201710474274.8

    申请日:2017-06-21

    Inventor: 归山隼一

    Abstract: 本发明提供一种驱动装置和电源系统,其能够以低功率驱动功率晶体管,同时反映制造工艺和外部环境的变化。触发检测电路监测在功率晶体管的切换时段中端子之间的电压或端子之间的电流,并检测端子之间的电压或端子之间的电流达到预定的参考值。电流切换电路从多个寄存器中选择向可变电流驱动器电路输出电流值的寄存器,并且在切换时段中使用触发检测电路的检测结果作为触发来切换要选择的寄存器,从而使可变电流驱动器电路的驱动电流转变。

    电流驱动器电路
    3.
    发明公开

    公开(公告)号:CN1523759A

    公开(公告)日:2004-08-25

    申请号:CN200410005271.2

    申请日:2004-02-17

    Inventor: 小松义英

    CPC classification number: H04L25/028 H03K17/145 H03K17/167 H04L25/0276

    Abstract: 一种电流驱动器电路,将按照传输线路对(TP/NTP)的共态电位(Vcm)的变化补偿电流驱动器(101)的输出电流的电流补偿电路(102),结合在电流驱动器(101)的pMOS电流源晶体管(103)和开关电路(105)之间。实现了在差动传输电流驱动器中,即使共态电位在较宽范围的电位(宽范围)中变化,也能高速差动传输。

    输出电路和应用了输出电路的电子机器

    公开(公告)号:CN1099761C

    公开(公告)日:2003-01-22

    申请号:CN96190719.3

    申请日:1996-07-04

    Abstract: 这是一种在设定于电源线电位与接地线电位之间的规定的中间电位之后从输出端子Dout输出数据的输出电路。输出电路具有由第1、第2晶体管31、32构成的输出驱动装置30。第1晶体管31具有输入第1控制信号的第1控制端子DP。第2晶体管32具有输入第2控制信号的第2控制端子DN。还具有控制第1、第2控制信号把1、第2各晶体管31、32设定为截止状态的设定装置22。还具有使第1、第2控制端下DP、DN的不论哪一方与输出端子Dout短路的短路装置50。这样一来,在输出数据之前,用设定装置22把各晶体管31、32设定为截止状态之后。再根据输出端子Dout的电位状态进行短路,把输出端子设定于中间电位。

    驱动电路以及半导体装置

    公开(公告)号:CN104426333B

    公开(公告)日:2017-05-03

    申请号:CN201410341859.9

    申请日:2014-07-17

    CPC classification number: H03K17/165 H03K17/167

    Abstract: 本发明的目的在于提供一种驱动电路,其在MOSFET的截止开关动作中,能够在尽量不对其他动作带来影响的状态下减小di/dt。本发明所涉及的驱动电路(100)是对与主电流电路(6)连接的开关元件(1)进行驱动的驱动电路(100),具有:驱动部(20),其对开关元件(1)的栅极施加接通、断开电压;共用电感器(7),其配置于环路的开关元件(1)的源极侧、和驱动电路(100)所共用的配线部分,所述环路由主电流电路(6)和开关元件(1)形成;以及电容器(8),其与共用电感器(7)相比位于驱动部(20)侧,连接在栅极‑源极往返线路间。

    驱动电路以及半导体装置

    公开(公告)号:CN104426333A

    公开(公告)日:2015-03-18

    申请号:CN201410341859.9

    申请日:2014-07-17

    CPC classification number: H03K17/165 H03K17/167

    Abstract: 本发明的目的在于提供一种驱动电路,其在MOSFET的截止开关动作中,能够在尽量不对其他动作带来影响的状态下减小di/dt。本发明所涉及的驱动电路(100)是对与主电流电路(6)连接的开关元件(1)进行驱动的驱动电路(100),具有:驱动部(20),其对开关元件(1)的栅极施加接通、断开电压;共用电感器(7),其配置于环路的开关元件(1)的源极侧、和驱动电路(100)所共用的配线部分,所述环路由主电流电路(6)和开关元件(1)形成;以及电容器(8),其与共用电感器(7)相比位于驱动部(20)侧,连接在栅极-源极往返线路间。

    半导体装置
    9.
    发明授权

    公开(公告)号:CN100336303C

    公开(公告)日:2007-09-05

    申请号:CN200410036980.7

    申请日:2004-04-20

    Inventor: 井上贵公

    Abstract: 一种半导体装置,在IGBT1的栅极导通时使开关SWon1导通供给栅极电流,在栅极关断时使开关SWoff1导通来放电栅极电容的电荷,该半导体装置包括用于增大所述栅极电流的开关SWon2,在所述开关SWon1导通时仅将所述开关SWon2导通第一规定时间的定时器(14)。还包括用于增大所述放电时的放电电流的开关SWoff2,以及当所述开关SWoff1导通时仅将所述开关SWoff2导通第二规定时间的定时器(15)。

    振铃抑制充电和放电电路及其放大器

    公开(公告)号:CN1280989C

    公开(公告)日:2006-10-18

    申请号:CN01817419.1

    申请日:2001-10-16

    CPC classification number: H03K17/167

    Abstract: 本发明公开了一种与驱动负载(108)的放大电路(102)一起使用的振铃抑制充电和放电电路(100),所述放大电路响应输入(104)并且能够产生相应于输入(104)的输出(106)。所述振铃抑制充电和放电电路(100)包括响应来自所述放大电路(102)的输出(112)的充电元件(120)。充电元件(120)能够在所述输入电压大于所述输出电压的预选定倍数时对负载充电。响应来自所述放大电路(102)的放电电路(130),其包括:反馈电路(132)和分级电路(134)。反馈电路(132)在所述输出电压大于所述输入电压预选定倍数时维持差分信号。分级电路(134)响应所述差分信号,且一旦所述差分信号指出所述输出电压在输入电压的预选定范围内,其逐渐地减少在预选定时间周期之内使负载(108)放电的速率。

Patent Agency Ranking