-
公开(公告)号:CN106104490A
公开(公告)日:2016-11-09
申请号:CN201580012708.1
申请日:2015-03-12
Applicant: 高通股份有限公司
IPC: G06F9/54
CPC classification number: G06F9/54 , G06F1/324 , G06F1/3296 , G06F9/544 , Y02D10/126 , Y02D10/172
Abstract: 介绍了允许处理器(诸如在便携式计算设备(“PCD”)中使用的或与PCD一起使用的那些处理器)间的动态时钟和电压缩放(DCVS)感知处理器间通信的系统和方法。在所述PCD的操作期间,在第一处理组件处接收至少一个数据分组。另外,所述第一处理组件还接收关于在动态时钟和电压缩放(DCVS)之下操作的第二处理组件的工作负荷信息。至少部分地基于所接收的工作负荷信息来作出关于将所述至少一个数据分组从所述第一处理组件发送给所述第二处理组件还是发送给缓冲器的确定,这提供了在具有实现DCVS算法或逻辑的多核或多CPU的PCD中降低功耗和改善电池寿命的成本高效的能力。
-
公开(公告)号:CN106133641B
公开(公告)日:2019-08-06
申请号:CN201580015545.2
申请日:2015-03-24
Applicant: 高通股份有限公司
CPC classification number: G06F1/3296 , G06F1/3206 , G06F1/3234 , G06F1/324 , G06F1/329 , H04W52/0251 , Y02D10/126 , Y02D10/172 , Y02D70/1262 , Y02D70/142 , Y02D70/144 , Y02D70/164
Abstract: 公开了用于动态地调整对于便携式计算设备中的功率域的输入参数的系统和方法。该功率域包括共享电力源的两个或更多处理资源。所述两个或更多处理资源的动态使用,产生了用于在与功率域中的处理资源相关联的状态变化发生时,对输入参数进行调整的机会。功率域中的控制器包括:用于通过生成指示设备对输入电压和时钟频率中的一者或二者进行调整的控制信号,对与功率域中的相应的处理资源相关联的状态指示符进行响应的逻辑单元。
-
公开(公告)号:CN106133641A
公开(公告)日:2016-11-16
申请号:CN201580015545.2
申请日:2015-03-24
Applicant: 高通股份有限公司
CPC classification number: G06F1/3296 , G06F1/3206 , G06F1/3234 , G06F1/324 , G06F1/329 , H04W52/0251 , Y02D10/126 , Y02D10/172 , Y02D70/1262 , Y02D70/142 , Y02D70/144 , Y02D70/164
Abstract: 公开了用于动态地调整对于便携式计算设备中的功率域的输入参数的系统和方法。该功率域包括共享电力源的两个或更多处理资源。所述两个或更多处理资源的动态使用,产生了用于在与功率域中的处理资源相关联的状态变化发生时,对输入参数进行调整的机会。功率域中的控制器包括:用于通过生成指示设备对输入电压和时钟频率中的一者或二者进行调整的控制信号,对与功率域中的相应的处理资源相关联的状态指示符进行响应的逻辑单元。
-
公开(公告)号:CN107111553A
公开(公告)日:2017-08-29
申请号:CN201680005459.8
申请日:2016-01-06
Applicant: 高通股份有限公司
IPC: G06F12/0806 , G06F12/0875 , G06F9/50
CPC classification number: G06F12/084 , G06F9/4856 , G06F9/5016 , G06F11/34 , G06F11/3433 , G06F12/0806 , G06F12/0811 , G06F12/0833 , G06F12/0842 , G06F2212/1021 , G06F2212/1028 , G06F2212/601 , Y02D10/13 , G06F12/0875 , G06F2212/452
Abstract: 描述了多集群异构处理器架构中的动态高速缓存扩展:系统包括具有第一二级(L2)高速缓存的第一处理器集群和具有第二L2高速缓存的第二处理器集群。系统还包括与第一L2高速缓存和第二L2高速缓存通信的控制器。控制器从第一处理器集群接收处理器工作负荷输入和高速缓存工作负荷输入。基于处理器工作负载输入和高速缓存工作负荷输入,高速缓存控制器确定与第一处理器集群相关联的当前任务是否受第一L2高速缓存的大小阈值或第一处理器集群的性能阈值限制。如果当前任务受第一L2高速缓存的大小阈值的限制,则控制器使用第二L2高速缓存的至少一部分作为第一L2高速缓存的扩展。
-
公开(公告)号:CN107111553B
公开(公告)日:2018-10-12
申请号:CN201680005459.8
申请日:2016-01-06
Applicant: 高通股份有限公司
IPC: G06F12/0806 , G06F12/0875 , G06F9/50
Abstract: 描述了多集群异构处理器架构中的动态高速缓存扩展:系统包括具有第一二级(L2)高速缓存的第一处理器集群和具有第二L2高速缓存的第二处理器集群。系统还包括与第一L2高速缓存和第二L2高速缓存通信的控制器。控制器从第一处理器集群接收处理器工作负荷输入和高速缓存工作负荷输入。基于处理器工作负载输入和高速缓存工作负荷输入,高速缓存控制器确定与第一处理器集群相关联的当前任务是否受第一L2高速缓存的大小阈值或第一处理器集群的性能阈值限制。如果当前任务受第一L2高速缓存的大小阈值的限制,则控制器使用第二L2高速缓存的至少一部分作为第一L2高速缓存的扩展。
-
-
-
-