用于可编程逻辑器件的专门处理块

    公开(公告)号:CN101042583A

    公开(公告)日:2007-09-26

    申请号:CN200710087956.X

    申请日:2007-02-08

    CPC classification number: G06F7/49963 G06F7/49921 G06F7/49947 G06F7/5443

    Abstract: 一种用于可编程逻辑器件的专门处理块,包括用于执行乘法并对其求和的电路,以及对该结果进行舍入的电路。该舍入电路可以选择性地执行舍入到最接近和舍入到最接近偶数操作。另外,优选地,舍入发生的位位置是可选择的。优选地该专门处理块还包括饱和电路以防止溢出和下溢,并且优选地饱和发生的位位置也是可选择的。舍入和饱和位置的选择能力提供了对输出数据字宽度的控制。根据定时需要,舍入和饱和电路可以可选择地定位于不同的位置。类似地,使用并行计算舍入和非舍入结果的预测性模式以及在那些结果间选择的舍入逻辑,可以加速舍入。

    用于可编程逻辑器件的专门处理块

    公开(公告)号:CN101042583B

    公开(公告)日:2011-03-02

    申请号:CN200710087956.X

    申请日:2007-02-08

    CPC classification number: G06F7/49963 G06F7/49921 G06F7/49947 G06F7/5443

    Abstract: 一种用于可编程逻辑器件的专门处理块,包括用于执行乘法并对其求和的电路,以及对该结果进行舍入的电路。该舍入电路可以选择性地执行舍入到最接近和舍入到最接近偶数操作。另外,优选地,舍入发生的位位置是可选择的。优选地该专门处理块还包括饱和电路以防止溢出和下溢,并且优选地饱和发生的位位置也是可选择的。舍入和饱和位置的选择能力提供了对输出数据字宽度的控制。根据定时需要,舍入和饱和电路可以可选择地定位于不同的位置。类似地,使用并行计算舍入和非舍入结果的预测性模式以及在那些结果间选择的舍入逻辑,可以加速舍入。

Patent Agency Ranking