裸眼三维影像显示装置及方法

    公开(公告)号:CN103581649A

    公开(公告)日:2014-02-12

    申请号:CN201310493378.5

    申请日:2013-10-18

    Abstract: 本发明公开了一种裸眼三维影像显示装置及方法,该装置包括信号采集模块、立体信号模块、显示屏、红外测距传感器、控制模块和光栅驱动模块六个模块;显示屏通过数据总线分别连接信号采集模块、立体信号模块、控制模块、光栅驱动模块;红外测距传感器分别与控制模块和光栅驱动模块相连。该方法采用红外测距传感器获得用户与液晶狭缝光栅之间的距离信号,控制模块根据距离信号控制液晶狭缝光栅和二维液晶显示器之间的间距,光栅驱动模块根据距离信号控制液晶狭缝光栅的状态,从而使显示器显示三维影像。本发明使得用户在距液晶狭缝光栅不同的距离都能观看到三维影像。

    一种TOD法性能测试系统及测试方法

    公开(公告)号:CN104270629A

    公开(公告)日:2015-01-07

    申请号:CN201410409012.X

    申请日:2014-08-19

    Abstract: 一种TOD法性能测试系统及测试方法,包括主控计算机、图像位宽转换器和显示器;主控计算机包括图像生成模块、TOD法性能测试模块;图像生成模块,用于完成测试图像的参数设置、图像的生成、图像的预览;TOD法性能测试模块,用于完成源于图像生成模块的测试图像的播放,记录判断测试图像的靶标方向的结果,并将测试图像传递给图像位宽转换器;图像位宽转换器,用于实现测试图像位宽的转换。本发明采用图像位宽转换器将测试图像的位宽从8bit提高到10bit或12bit,最小对比度从1/256降低到1/1024,降低了成本,简单方便采用TOD法测试图像的色深,降低测试图像最小对比度,提高TOD法测试准确性和测试精度。

    一种高帧频红外场景生成与输出系统及方法

    公开(公告)号:CN104156188A

    公开(公告)日:2014-11-19

    申请号:CN201410380202.3

    申请日:2014-08-04

    Abstract: 本发明提供了一种高帧频红外场景生成与输出系统及方法,系统由红外场景生成计算机、系统监视显示器、场景输出转换模块组成;由红外场景生成计算机实时渲染生成的高帧频红外场景经过软件拼接处理,通过显卡以低帧频的标准格式输出至场景输出转换模块,在该模块中,FPGA主控制器把接收来的数据重新解码编排,按照原先生成的高帧频场景顺序,以自定义的格式输出,解决现有红外场景生成系统无法生成和输出高帧频的红外场景的问题,可以广泛的应用于各种复杂环境中,并且保养容易。

    一种多光谱红外探测模拟器装置

    公开(公告)号:CN104036080A

    公开(公告)日:2014-09-10

    申请号:CN201410252461.8

    申请日:2014-06-09

    Abstract: 本发明提供了一种多光谱红外探测模拟器装置,包括控制台模块、图像播放模块、红外成像特性计算模块和红外成像特性模拟模块;各模块之间通过总线相连接;控制台模块管理系统工作过程,图像播放模块完成模拟器的图像数据发送的任务,红外成像特性计算模块负责计算模拟红外成像特性的参数,红外成像特性模拟模块完成成像效应在图像上的模拟,通过使用高速并行运算FPGA芯片的系统,将图像实时加载到红外成像系统中,以便对红外成像系统及图像处理机进行包括非均匀性校正等在内的全面的测试,增加了系统的实时性,而且采用多种方式输出,增加了系统的扩展性。

    一种高帧频红外场景生成与输出系统及方法

    公开(公告)号:CN104156188B

    公开(公告)日:2017-03-15

    申请号:CN201410380202.3

    申请日:2014-08-04

    Abstract: 本发明提供了一种高帧频红外场景生成与输出系统及方法,系统由红外场景生成计算机、系统监视显示器、场景输出转换模块组成;由红外场景生成计算机实时渲染生成的高帧频红外场景经过软件拼接处理,通过显卡以低帧频的标准格式输出至场景输出转换模块,在该模块中,FPGA主控制器把接收来的数据重新解码编排,按照原先生成的高帧频场景顺序,以自定义的格式输出,解决现有红外场景生成系统无法生成和输出高帧频的红外场景的问题,可以广泛的应用于各种复杂环境中,并且保养容易。

    一种基于FPGA的实时模板卷积实现方法

    公开(公告)号:CN104035750A

    公开(公告)日:2014-09-10

    申请号:CN201410258255.8

    申请日:2014-06-11

    Abstract: 本发明提供了一种基于FPGA的实时模板卷积实现方法,实现平台为FPGA,在FPGA中构建n组模板卷积运算单元进行并行计算,模板大小为mxm,每组模板卷积运算单元由m个乘法器和m-1个加法器组成;运算过程中,m个乘法器的图像数据和模板数据利用FPGA内部m+1个寄存器给出,通过水平方向并行计算和垂直方向流水计算,实现模板卷积运算;提高了模板卷积的运算速度,能够更好地满足实时性的要求,同时增大了卷积模板的大小,从而改善了模板卷积的处理结果,可应用于图像增强、边缘检测以及目标识别等数字图像处理技术领域,尤其用于对实时性要求较高的系统。

Patent Agency Ranking