一种基于交叠信道比幅的干扰测频方法

    公开(公告)号:CN117826083A

    公开(公告)日:2024-04-05

    申请号:CN202311703645.7

    申请日:2023-12-12

    Inventor: 陈亮 杨刚 雷圆圆

    Abstract: 本发明涉及一种基于交叠信道比幅的干扰测频方法,属于雷达干扰侦察技术领域。通过基于交叠的信道化滤波器组设计,对同一干扰在相邻的两个交叠信道响应的幅度比值与理论的鉴频曲线拟合,计算出当前干扰信号频率。能够实现对点频干扰与带宽干扰的高精度测频,同时工程应用中省去了系统级的延时线设计考虑,且只需做一次除法运算与查表运算,运算复杂度低,更适用于工程实现。

    一种基于FPGA高速SerDes的Idelay实时调整方法

    公开(公告)号:CN112306943B

    公开(公告)日:2023-03-07

    申请号:CN202011235118.4

    申请日:2020-11-08

    Abstract: 本发明涉及一种基于FPGA高速SerDes的Idelay实时调整方法,属于高速串行数据传输领域。一种可以实时且动态的Idelay调整方法,可以消除由于PCB布线,管脚延时,温度等环境变化引起的time skew。本发明采用的技术方案是将SerDes输入的P端作为主支路,将N端作为从支路,并将主从支路的Idelay值相差1/2的数据跳变周期,根据传输链路中的“0”,“1”跳变时刻,实时分析采样值,从而获得合适的Idelay值。

    一种光纤异常丢包断流问题的处理方法

    公开(公告)号:CN115412164A

    公开(公告)日:2022-11-29

    申请号:CN202210881941.5

    申请日:2022-07-26

    Abstract: 本发明涉及一种光纤异常丢包断流问题的处理方法,主要解决在光纤数据接收的过程中,由于光纤异常导致雷达处理系统工作异常退出的问题。其实现包括以下步骤:创建队列用于接收光纤数据,队列成员个数初始化为0;循环并行阻塞式的接收光纤数据;接收当前时刻的控制报文;光纤收数异常检测,标注光纤状态,取出非断流状态光纤数据;光纤数据、控制报文时间对齐;多路光纤数据进行拼接或补零等操作,正常状态队列成员释放,队列成员个数减一;积累完成一个时间片后,跳至进行下个时间片的数据拼接处理。本发明解决了当光纤异常断流或者丢包等场景下,信号处理程序异常退出等现象。

    一种基于多重加载的多FPGA软件烧写故障恢复方法

    公开(公告)号:CN112214345B

    公开(公告)日:2022-12-06

    申请号:CN202011201801.6

    申请日:2020-11-02

    Abstract: 本发明涉及一种基于多重加载的多FPGA软件烧写故障恢复方法,针对多FPGA通过逻辑控制烧写软件过程中出现的故障导致的不可逆的烧写失败问题,包括以下几个步骤:规划引导程序和工作程序在FLASH中的地址分配,其中引导程序从FLASH的基地址开始存储,保证引导程序与工作程序在FLASH存储中分开;产生多重加载模块,并将FPGA多重加载模块嵌入到引导程序中;通过JTAG电缆将引导程序烧写到FLASH的基地址中;系统断电重启,通过上位机将工作程序的配置文件下发给交换FPGA,交换FPGA复制配置文件后发给多个主FPGA,将工作程序烧写到多FLASH的约定地址;烧写完成后,系统再次断电重启,若烧写成功,则系统加载工作程序,若烧写失败,系统跳回引导程序,可继续烧写。

    一种基于FPGA高速SerDes的Idelay实时调整方法

    公开(公告)号:CN112306943A

    公开(公告)日:2021-02-02

    申请号:CN202011235118.4

    申请日:2020-11-08

    Abstract: 本发明涉及一种基于FPGA高速SerDes的Idelay实时调整方法,属于高速串行数据传输领域。一种可以实时且动态的Idelay调整方法,可以消除由于PCB布线,管脚延时,温度等环境变化引起的time skew。本发明采用的技术方案是将SerDes输入的P端作为主支路,将N端作为从支路,并将主从支路的Idelay值相差1/2的数据跳变周期,根据传输链路中的“0”,“1”跳变时刻,实时分析采样值,从而获得合适的Idelay值。

    一种阵列雷达多通道数据的检测与容错设计方法

    公开(公告)号:CN118897950A

    公开(公告)日:2024-11-05

    申请号:CN202410941751.7

    申请日:2024-07-15

    Abstract: 本申请的实施例涉及阵列雷达技术领域,公开了一种阵列雷达多通道数据的检测与容错设计方法,该方法包括:获取每一单路光纤的数据状态;利用每一单路光纤的数据状态对每一单路光纤的数据、初始脉冲重复频率和数据使能进行调整;利用预设校验方法对每一单路光纤的调整数据和每一单路光纤的初始数据进行校验,并将校验结果上报至控制端;利用整体到达状态对每一单路光纤的调整数据和调整数据使能进行修正。本申请的实施例提供的一种阵列雷达多通道数据的检测与容错设计方法,首先在不影响整体工作数据流的情况下剔除错误数据,其次将数据校验与数据容错并行处理,确保系统工作数据正常的同时提高实际的工作效率。

    一种基于FPGA的稳健多路光纤数据同步方法及装置

    公开(公告)号:CN117639921A

    公开(公告)日:2024-03-01

    申请号:CN202311489700.7

    申请日:2023-11-09

    Inventor: 陈亮 崔向阳 钟凡

    Abstract: 本发明涉及一种基于FPGA的稳健多路光纤数据同步方法及装置,属于现场可编程门阵列技术领域。包括两级光纤异常处理,过滤光纤异常状态,并完成多路光纤数据同步。其实现过程是:多路光纤分别进行链路检测后,进行第一级异常处理,滤除“光纤链路断开”的异常状态;基于统计门限判决方法完成多路光纤数据帧内的异常状态滤除;当判决脉冲同一时刻到达个数大于等于光纤总数的80%时,完成多路光纤数据同步。本发明采用FPGA完成两级光纤数据异常处理,保证在个别光纤链路断开、偶然数据异常等情况下数据同步功能正常,提高了复杂系统光纤同步的稳定性。

    一种基于FPGA的通用共轭对称矩阵求逆架构、方法及应用

    公开(公告)号:CN116451002A

    公开(公告)日:2023-07-18

    申请号:CN202310364819.5

    申请日:2023-04-07

    Abstract: 本发明涉及一种基于FPGA的通用共轭对称矩阵求逆架构、方法及应用,属于现场可编程门阵列FPGA技术领域,应用于雷达上。针对高阶共轭对称矩阵的求逆问题,基于FPGA实现Cholesky算法,提出了一种FPGA实现架构,技术架构包含存储单元、状态控制单元与运算单元,通过参数化矩阵阶数以实现任意阶的共轭对称求逆运算。通过分时复用运算单元的方法节约了FPGA资源,通过每个运算状态流水的方法降低了运算时间,满足计算精度和运算时间,且共轭对称矩阵求逆的通用需求。

    一种两维数字阵列雷达快速干扰测向方法

    公开(公告)号:CN112415469B

    公开(公告)日:2023-06-20

    申请号:CN202011199102.2

    申请日:2020-11-01

    Abstract: 本发明涉及一种两维数字阵列雷达快速干扰测向方法,通过增加雷达发射静默周期,侦听周围干扰,同时通过对接收的阵元数据进行分析,设置合理的门限阈值,判定是否有干扰进入,同时通过FFT的方法快速形成方向图,进行空域滤波搜索,从而快速获得方位及俯仰维度某一纬度的指向角度,之后通过对干扰入射方向的数据进行互相关估计,完成两个维度的干扰角度配对处理,获得配对后的干扰入射角的方位、俯仰两维角度。

Patent Agency Ranking