延迟锁定环及延迟锁定方法
    1.
    发明公开

    公开(公告)号:CN109831206A

    公开(公告)日:2019-05-31

    申请号:CN201910113016.6

    申请日:2019-02-13

    IPC分类号: H03L7/085

    摘要: 本发明提供一种延迟锁定环及延迟锁定方法,包括:基于主延迟控制字延迟参考时钟信号的模拟主延迟线;鉴定参考时钟信号延迟前后相位差的数字鉴相模块;基于相位差调整主延迟控制字,将延迟一个周期对应的主延迟控制字赋值给设定延迟控制字的数字主控制模块;将设定比例的设定延迟控制字作为从延迟控制字的数字从控制模块;基于从延迟控制字控制输入时钟信号延迟的模拟从延迟线。基于相位锁定环路控制参考时钟信号延迟一个周期;将对应主延迟控制字赋值给设定延迟控制字,并乘以设定比例后调整输入时钟信号的延迟。本发明采用数字鉴相器和数字控制器,可靠性较高,环路更为稳定;采用模拟延迟线,可实现延迟的可调,简化电路调试难度。

    延迟锁定环及延迟锁定方法

    公开(公告)号:CN109831206B

    公开(公告)日:2023-06-27

    申请号:CN201910113016.6

    申请日:2019-02-13

    IPC分类号: H03L7/085

    摘要: 本发明提供一种延迟锁定环及延迟锁定方法,包括:基于主延迟控制字延迟参考时钟信号的模拟主延迟线;鉴定参考时钟信号延迟前后相位差的数字鉴相模块;基于相位差调整主延迟控制字,将延迟一个周期对应的主延迟控制字赋值给设定延迟控制字的数字主控制模块;将设定比例的设定延迟控制字作为从延迟控制字的数字从控制模块;基于从延迟控制字控制输入时钟信号延迟的模拟从延迟线。基于相位锁定环路控制参考时钟信号延迟一个周期;将对应主延迟控制字赋值给设定延迟控制字,并乘以设定比例后调整输入时钟信号的延迟。本发明采用数字鉴相器和数字控制器,可靠性较高,环路更为稳定;采用模拟延迟线,可实现延迟的可调,简化电路调试难度。

    快速启动电路、自适应锁相环及快速启动方法

    公开(公告)号:CN109921790B

    公开(公告)日:2023-04-28

    申请号:CN201910092269.X

    申请日:2019-01-30

    IPC分类号: H03L7/18

    摘要: 本发明提供一种快速启动电路、自适应锁相环及快速启动方法,包括:频率比较模块,用于比较参考时钟及反馈时钟的频率,并输出频差信号;下拉模块,连接于频率比较模块的输出端,当反馈时钟的频率小于参考时钟的频率,且反馈时钟与参考时钟的频率差值大于设定值时,拉低锁相环电路的压控振荡器输入信号。在压控振荡器输出时钟的频率距离目标频率比较远时,开启快速启动电路,加速锁相环启动过程;在压控振荡器输出频率接近目标频率时,关闭快速启动电路,依靠锁相环本身的负反馈环路稳定到目标频率。本发明能够在锁相环上电之后自动运转,不需要额外的控制信号;且启动后依靠锁相环本身的负反馈环路稳定到目标频率,减小输出频率的过冲。

    发送端驱动电路及方法
    4.
    发明授权

    公开(公告)号:CN109729295B

    公开(公告)日:2021-07-16

    申请号:CN201811553230.5

    申请日:2018-12-19

    IPC分类号: H04N5/765

    摘要: 本发明提供一种发送端驱动电路及方法,包括:产生随工艺、电源电压或温度变化的校准控制信号的校准控制单元;基于校准控制信号产生校准电流的电流校准单元;基于校准电流产生偏置电压的偏置电压产生单元;基于偏置电压将待输出信号放大后输出的输出级驱动单元;以及基于校准控制信号调整输出阻抗的阻抗匹配单元。产生校准控制信号;基于校准控制信号产生校准电流,得到偏置电压;在偏置电压的作用下将待输出信号放大,并通过阻抗匹配得到稳定的输出信号。本发明有效降低工艺、电源电压以及温度变化所带来的电流和阻值变化,满足HDMI2.0协议对发送端输出电压幅度变化的要求,达到更好的阻抗匹配效果,有效提高信号的传输质量。

    快速启动电路、自适应锁相环及快速启动方法

    公开(公告)号:CN109921790A

    公开(公告)日:2019-06-21

    申请号:CN201910092269.X

    申请日:2019-01-30

    IPC分类号: H03L7/18

    摘要: 本发明提供一种快速启动电路、自适应锁相环及快速启动方法,包括:频率比较模块,用于比较参考时钟及反馈时钟的频率,并输出频差信号;下拉模块,连接于频率比较模块的输出端,当反馈时钟的频率小于参考时钟的频率,且反馈时钟与参考时钟的频率差值大于设定值时,拉低锁相环电路的压控振荡器输入信号。在压控振荡器输出时钟的频率距离目标频率比较远时,开启快速启动电路,加速锁相环启动过程;在压控振荡器输出频率接近目标频率时,关闭快速启动电路,依靠锁相环本身的负反馈环路稳定到目标频率。本发明能够在锁相环上电之后自动运转,不需要额外的控制信号;且启动后依靠锁相环本身的负反馈环路稳定到目标频率,减小输出频率的过冲。

    发送端驱动电路及方法
    6.
    发明公开

    公开(公告)号:CN109729295A

    公开(公告)日:2019-05-07

    申请号:CN201811553230.5

    申请日:2018-12-19

    IPC分类号: H04N5/765

    摘要: 本发明提供一种发送端驱动电路及方法,包括:产生随工艺、电源电压或温度变化的校准控制信号的校准控制单元;基于校准控制信号产生校准电流的电流校准单元;基于校准电流产生偏置电压的偏置电压产生单元;基于偏置电压将待输出信号放大后输出的输出级驱动单元;以及基于校准控制信号调整输出阻抗的阻抗匹配单元。产生校准控制信号;基于校准控制信号产生校准电流,得到偏置电压;在偏置电压的作用下将待输出信号放大,并通过阻抗匹配得到稳定的输出信号。本发明有效降低工艺、电源电压以及温度变化所带来的电流和阻值变化,满足HDMI2.0协议对发送端输出电压幅度变化的要求,达到更好的阻抗匹配效果,有效提高信号的传输质量。