频率产生电路、控制及降低功耗方法、通信装置及存储器

    公开(公告)号:CN108243488B

    公开(公告)日:2021-01-22

    申请号:CN201710514006.4

    申请日:2017-06-29

    IPC分类号: H04W52/02 H03L7/18

    摘要: 本发明提供至少一种频率产生电路、控制及降低功耗的方法、通信装置及存储器,其中一种频率产生电路包括频率合成电路以及控制器,所述频率合成电路用于根据参考时钟信号与信道数量产生射频时钟信号;所述控制器,耦接于所述频率合成电路,用于产生断电控制信号,以控制所述频率合成电路的至少部分切断电源;其中,所述频率合成电路包含累加器,用以根据所述信道数量产生累加值,以及所述频率合成电路根据所述参考时钟信号与所述累加值产生所述射频时钟信号,以及其中,当所述频率合成电路的所述至少部分切断电源时,所述控制器维持所述累加器的所述累加值。本发明的优点之一在于能够通过控制频率合成电路而降低包含该频率合成电路的通信装置的功耗。

    数字式传送器与用来补偿该数字式传送器的不匹配的方法

    公开(公告)号:CN104184476B9

    公开(公告)日:2018-02-09

    申请号:CN201410216493.2

    申请日:2014-05-21

    IPC分类号: H03M1/66

    摘要: 本发明提供一种数字式传送器与用来补偿该数字式传送器的不匹配的方法,数字式传送器包含有:多个转换元件用来依据多个数字输入信号来产生多个转换信号;一补偿元件用来依据该多个数字输入信号来产生至少一个补偿信号;以及一结合电路用来依据该多个转换信号以及该至少一个补偿信号来输出放大输出信号。本发明还提供一种用来补偿一数字式传送器的方法。该方法包含有:利用多个转换元件来依据多个数字输入信号来产生多个转换信号;依据该多个数字输入信号来产生至少一个补偿信号;以及依据该多个转换信号以及该至少一个补偿信号来输出一放大输出信号。通过本发明可有效解决多个转换元件的面积之间的不匹配所造成的非线性问题。

    数字式传送器与用来补偿该数字式传送器的不匹配的方法

    公开(公告)号:CN104184476B

    公开(公告)日:2017-09-22

    申请号:CN201410216493.2

    申请日:2014-05-21

    IPC分类号: H03M1/66

    摘要: 本发明提供一种数字式传送器与用来补偿该数字式传送器的不匹配的方法,数字式传送器包含有:多个转换元件用来依据多个数字输入信号来产生多个转换信号;一补偿元件用来依据该多个数字输入信号来产生至少一个补偿信号;以及一结合电路用来依据该多个转换信号以及该至少一个补偿信号来输出放大输出信号。本发明还提供一种用来补偿一数字式传送器的方法。该方法包含有:利用多个转换元件来依据多个数字输入信号来产生多个转换信号;依据该多个数字输入信号来产生至少一个补偿信号;以及依据该多个转换信号以及该至少一个补偿信号来输出一放大输出信号。通过本发明可有效解决多个转换元件的面积之间的不匹配所造成的非线性问题。

    校准时间数位转换器不匹配的方法以及装置

    公开(公告)号:CN103219994B

    公开(公告)日:2016-12-07

    申请号:CN201310017467.2

    申请日:2013-01-17

    IPC分类号: H03M1/10

    CPC分类号: G04F10/005

    摘要: 本发明提供一种校准一时间数字转换器的不匹配的方法及装置,该方法包含:撷取多个相位误差取样;计算这些相位误差取样和这些相位误差取样的期望值之间的差;以及基于该计算步骤来调整该时间数字转换器的校正增益。另一种校准方法包含有:撷取多个时间数字转换器输出码取样;储存分别对应不同时间数字转换器数值的多个累加值,每一累加值记录了时间数字转换器输出码取样所挟带的一时间数字转换器数值的次数;基于这些累加值来计算一所需值;计算这些累加值和该所需值之间的差;以及基于该计算的差来调整该时间数字转换器的校正增益。本发明还提供一种用来校准时间数字转换器的不匹配的装置。本发明可节省芯片面积和功率消耗。

    极座标发射器及信号发射方法

    公开(公告)号:CN102594262A

    公开(公告)日:2012-07-18

    申请号:CN201110446036.9

    申请日:2011-12-28

    IPC分类号: H03C5/00

    CPC分类号: H03C5/00 H03C2200/0079

    摘要: 本发明提供一种极座标发射器及信号发射方法,该极座标发射器包含有:一处理器,用来将信号从对应至一特定座标系统转换为对应至一极座标系统,其中该信号在该极座标系统包含有一相位成份以及一振幅成份;一相位调整路径,具有一固定的相位调整群延迟量,用来处理该相位成份;一振幅调整路径,具有可被判定得出的一振幅调整群延迟量,该振幅调整路径用来处理该振幅成份;以及一可调延迟电路,用来依据该固定的相位调整群延迟量与一校正后的振幅调整群延迟量来调整该信号在该特定座标系统下的延迟量。本发明的极座标发射器与其相关的信号发射方法,能够解决极座标发射器中信号的振幅成份和相位成份不能同步的问题。

    时钟产生器与时钟产生方法

    公开(公告)号:CN102377428A

    公开(公告)日:2012-03-14

    申请号:CN201110210177.0

    申请日:2011-07-26

    IPC分类号: H03L7/099

    CPC分类号: H03K5/131 H03L7/0996

    摘要: 本发明提供时钟产生器及时钟产生方法。该时钟产生器具有振荡器模块、延迟电路及输出模块。振荡器模块提供具有多个相位的第一时钟。延迟电路延迟第一时钟的多个相位中的至少一个,产生具有多个相位的第二时钟。输出模块从第二时钟的多个相位中选取信号以产生第三时钟,其中第一、第三时钟之间具有非谐波关系。本发明的时钟产生器与时钟产生方法,用以产生与输入时钟具有非谐波关系的输出时钟,以解决时钟沿旋转器的时序不匹配的问题。

    频率产生电路、控制方法及降低功耗的方法

    公开(公告)号:CN108243488A

    公开(公告)日:2018-07-03

    申请号:CN201710514006.4

    申请日:2017-06-29

    IPC分类号: H04W52/02 H03L7/18

    摘要: 本发明提供至少一种频率产生电路、控制方法及降低功耗的方法,其中一种频率产生电路包括频率合成电路以及控制器,所述频率合成电路用于根据参考时钟信号与信道数量产生射频时钟信号;所述控制器,耦接于所述频率合成电路,用于产生断电控制信号,以控制所述频率合成电路的至少部分切断电源;其中,所述频率合成电路包含累加器,用以根据所述信道数量产生累加值,以及所述频率合成电路根据所述参考时钟信号与所述累加值产生所述射频时钟信号,以及其中,当所述频率合成电路的所述至少部分切断电源时,所述控制器维持所述累加器的所述累加值。本发明的优点之一在于能够通过控制频率合成电路而降低包含该频率合成电路的通信装置的功耗。