全数字零电压切换
    1.
    发明授权

    公开(公告)号:CN104052409B

    公开(公告)日:2018-01-19

    申请号:CN201410095300.2

    申请日:2014-03-14

    Inventor: B·谢佛 B·赵

    Abstract: 本发明涉及全数字零电压切换。功率效率是功率放大器的重要设计要求。为了改进功率效率,本公开中所提出的解决方案包括一种用于通过所要电流脉冲形状来直接驱动切换功率放大器的全数字零电压切换设备。所述设备包括数字引擎和数/模转换器(DAC)。所述数字引擎处理基带数据且产生数字输出。所述数字引擎的所述数字输出驱动所述DAC来产生具有所述所要电流脉冲形状的数控电流输出。使用所述数控电流输出来直接驱动所述切换功率放大器以改进功率效率。包含以数字形式产生的电流脉冲的所述数控电流输出由所述数字引擎和所述DAC准确地控制,且因此允许所述切换功率放大器以比常规功率放大器高的功率效率来最佳地操作。

    射频域数字预失真
    2.
    发明授权

    公开(公告)号:CN104201994B

    公开(公告)日:2017-12-12

    申请号:CN201410098234.4

    申请日:2014-03-17

    Inventor: B·谢佛 B·赵

    Abstract: 常常使用数字预失真(DPD)系统来改良发射器中功率放大器的线性。这些DPD系统通常在基带中实施(在调制之前)。然而,不断增加的信号带宽要求限制了在基带中实施的DPD系统的实用性。射频(RF)域中(与基带中相对)的DPD系统能解决这个问题,且进一步改良DPD系统校正失真的能力。RF域DPD系统在数字模拟转换器的上游,且在将基带信号向上采样到所述RF域中之后(在调制过程之后)执行DPD。当与基带DPD系统相比较时,所述RF域DPD系统能处理明显较宽的带宽,且具有改良的线性化在频谱中存在的各种失真的能力。

    数模转换器中的时钟信号误差校正

    公开(公告)号:CN104052479B

    公开(公告)日:2017-06-13

    申请号:CN201410099136.2

    申请日:2014-03-17

    Abstract: 本发明涉及数模转换器中的时钟信号误差校正。在一个实施例中,本文公开一种数模转换器(DAC),所述数模转换器包括用于时钟的校正电路,所述时钟包括差分时钟。误差校正可借助于复制品单元来在DAC核心内发生,所述复制品单元大致上与转换单元类似。所述复制品单元可被配置来将反馈信号提供至时钟接收器,所述反馈信号具有用于校正时钟信号的信息,而不是将所述复制品单元的输出作用于所转换的信号。所述反馈信号可操作以校正如在所述DAC核心处所测量的例如工作循环和交叉点中的误差。

    高输出功率数模转换系统

    公开(公告)号:CN104426552A

    公开(公告)日:2015-03-18

    申请号:CN201410401228.1

    申请日:2014-08-15

    Inventor: B·谢佛 赵冰

    CPC classification number: H03M1/74 H03M1/747

    Abstract: 本发明公开了一种数模转换器(DAC)设计,其是适合于例如在射频应用中提供高输出功率的高速DAC。DAC设计采用了例如具有8个并行DAC和集成电流输出的并行DAC结构,以提供高和可编程的电流输出(在某些实施方式中,高达512毫安或更多)。并行DAC结构减轻了在试图使用单个DAC输出高量电流中存在的设计问题。该DAC设计进一步采用了混合结构,其集成信号链用于更可靠的系统。在一些实施例中,该混合结构采用了电流源和开关的CMOS处理以及GaAs共源共栅级,用于组合输出以最佳利用两种技术的优点。结果是高效率的DAC(可编程的峰值输出功率高达29dBm或更多)。

    数模转换器中的时钟信号误差校正

    公开(公告)号:CN104052479A

    公开(公告)日:2014-09-17

    申请号:CN201410099136.2

    申请日:2014-03-17

    Abstract: 本发明涉及数模转换器中的时钟信号误差校正。在一个实施例中,本文公开一种数模转换器(DAC),所述数模转换器包括用于时钟的校正电路,所述时钟包括差分时钟。误差校正可借助于复制品单元来在DAC核心内发生,所述复制品单元大致上与转换单元类似。所述复制品单元可被配置来将反馈信号提供至时钟接收器,所述反馈信号具有用于校正时钟信号的信息,而不是将所述复制品单元的输出作用于所转换的信号。所述反馈信号可操作以校正如在所述DAC核心处所测量的例如工作循环和交叉点中的误差。

    高输出功率数模转换系统

    公开(公告)号:CN104426552B

    公开(公告)日:2018-06-19

    申请号:CN201410401228.1

    申请日:2014-08-15

    Inventor: B·谢佛 赵冰

    CPC classification number: H03M1/74 H03M1/747

    Abstract: 本发明公开了一种数模转换器(DAC)设计,其是适合于例如在射频应用中提供高输出功率的高速DAC。DAC设计采用了例如具有8个并行DAC和集成电流输出的并行DAC结构,以提供高和可编程的电流输出(在某些实施方式中,高达512毫安或更多)。并行DAC结构减轻了在试图使用单个DAC输出高量电流中存在的设计问题。该DAC设计进一步采用了混合结构,其集成信号链用于更可靠的系统。在一些实施例中,该混合结构采用了电流源和开关的CMOS处理以及GaAs共源共栅级,用于组合输出以最佳利用两种技术的优点。结果是高效率的DAC(可编程的峰值输出功率高达29dBm或更多)。

    射频域数字预失真
    7.
    发明公开

    公开(公告)号:CN104201994A

    公开(公告)日:2014-12-10

    申请号:CN201410098234.4

    申请日:2014-03-17

    Inventor: B·谢佛 B·赵

    Abstract: 常常使用数字预失真(DPD)系统来改良发射器中功率放大器的线性。这些DPD系统通常在基带中实施(在调制之前)。然而,不断增加的信号带宽要求限制了在基带中实施的DPD系统的实用性。射频(RF)域中(与基带中相对)的DPD系统能解决这个问题,且进一步改良DPD系统校正失真的能力。RF域DPD系统在数字模拟转换器的上游,且在将基带信号向上采样到所述RF域中之后(在调制过程之后)执行DPD。当与基带DPD系统相比较时,所述RF域DPD系统能处理明显较宽的带宽,且具有改良的线性化在频谱中存在的各种失真的能力。

    全数字零电压切换
    8.
    发明公开

    公开(公告)号:CN104052409A

    公开(公告)日:2014-09-17

    申请号:CN201410095300.2

    申请日:2014-03-14

    Inventor: B·谢佛 B·赵

    Abstract: 本发明涉及全数字零电压切换。功率效率是功率放大器的重要设计要求。为了改进功率效率,本公开中所提出的解决方案包括一种用于通过所要电流脉冲形状来直接驱动切换功率放大器的全数字零电压切换设备。所述设备包括数字引擎和数/模转换器(DAC)。所述数字引擎处理基带数据且产生数字输出。所述数字引擎的所述数字输出驱动所述DAC来产生具有所述所要电流脉冲形状的数控电流输出。使用所述数控电流输出来直接驱动所述切换功率放大器以改进功率效率。包含以数字形式产生的电流脉冲的所述数控电流输出由所述数字引擎和所述DAC准确地控制,且因此允许所述切换功率放大器以比常规功率放大器高的功率效率来最佳地操作。

Patent Agency Ranking