用于产生随机的输出位序列的方法

    公开(公告)号:CN103636159B

    公开(公告)日:2017-05-03

    申请号:CN201280033219.0

    申请日:2012-06-19

    CPC classification number: H04L9/0816 G06F7/582 H04L9/003 H04L9/004 H04L2209/24

    Abstract: 描述用于产生随机的输出位序列的方法和随机位发生器(100)。在所述方法中使用具有2n个分别相同地被构造的状态机(104)的装置,其中所述状态机(104)分别包括n个状态位,其中每个状态机(104)始终采用与所述装置的其他状态机(104)不同的状态,其中在输入侧输入信号被输送给所述状态机(104)并且这些状态机分别根据其状态产生共同构成签名位序列的n个签名位,其中随机的输出位序列通过从所述装置的所有状态机(104)的签名位序列中选择单独的位而被产生。

    预测未来时间间隔的持续时间的方法和产生其的电路装置

    公开(公告)号:CN102741768B

    公开(公告)日:2015-04-15

    申请号:CN201180008728.3

    申请日:2011-01-12

    CPC classification number: H02P6/34 F02D41/009 F02D41/0097

    Abstract: 本发明涉及一种用于预测未来时间间隔(16,28,30,32)的长度值的方法,在该未来时间间隔中物理参数会变化,其中考虑过去时间间隔(4,6,10,20,22,24)的长度的至少一个测量值以及当前时间间隔(12)的长度的当前测量值,其中将过去时间间隔(4,6,10,20,22,24)的长度的m个值相加,其中第一值由当前测量值往前追溯k-1个,第m个值由当前测量值往前追溯k-m个,以及其中m个相加的值除以由当前测量值往前追溯k个的过去时间间隔(4,6,10,20,22,24)的长度值,其中形成所提到的值的比例,以及其中为了确定待预测的值首先将平均误差与当前测量值相加,由此形成和并且随后将所形成的比例应用到该和上。

    用于在数据处理中规划流程的电路装置

    公开(公告)号:CN103176835B

    公开(公告)日:2018-10-09

    申请号:CN201210363054.5

    申请日:2012-09-26

    Abstract: 本发明涉及一种用于处理数据的系统的电路装置,该系统用于借助中央处理单元处理多个任务,该中央处理单元具有分配给该中央处理单元的处理容量,其中该电路装置被配置为,向相应的任务时间错开地分配处理单元以用于处理,控制所述任务按照预定的顺序被处理并且在该顺序中没有当前处理请求的任务在处理时被跳过,其中该电路装置包括优先级顺序调节装置,其被设计为确定按照何种顺序来处理所述任务,其中在每次选择一个用于处理的任务时重新确定所述任务的顺序,并且控制所述选择,使得直到主动任务重新被分配处理单元的处理容量为止,对于数量为N的任务最多经过N个时间单位。此外本发明涉及一种相应的方法。

    用于系统地处理误差的方法

    公开(公告)号:CN102859328A

    公开(公告)日:2013-01-02

    申请号:CN201180016923.0

    申请日:2011-03-16

    Abstract: 本发明介绍一种用于系统地处理误差的方法和一种用于执行所述方法的装置。所述方法用于在利用位置传感器传输位置信息时为角度计系统地处理误差,其中位置传感器具有标记,所述标记利用至少一个传感器检测,其中分布图与这些标记相关联地被存放在存储区域中,其中位置传感器根据其位置通过标记产生位置信号,所述位置信号作为信息承载特征参量,所述特征参量从地址指针值0开始被存放在另一存储区域中,其中该地址指针随着每个位置信号递增,并且其中建立在位置信号和分布图之间的同步,并且将在分布图中所存储的值用于改变在角度计处输出的脉冲的数量。

    监控路由单元的循环持续时间的方法和硬件数据处理单元

    公开(公告)号:CN102822805A

    公开(公告)日:2012-12-12

    申请号:CN201180016883.X

    申请日:2011-03-16

    CPC classification number: G06F11/3089 G06F11/0745 G06F11/0757

    Abstract: 本发明涉及一种硬件数据处理单元,该硬件数据处理单元具有至少一个基发送器模块、至少一个逻辑模块和至少一个路由单元,所述基发送器模块提供物理量的基值。在此,路由单元以规定的顺序相继地仲裁与该路由单元关联的数据节点的组,并且通过完整地经历过规定的仲裁顺序来确定循环持续时间。此外,用于检验路由单元的循环持续时间的硬件数据处理单元还具有如下装置:执行对该组的确定的数据节点的第一阻塞式访问的装置,通过基发送器模块接收和存储物理量的第一基值的装置,执行对所述确定的数据节点的第二阻塞式访问的装置,通过基发送器模块接收和存储物理量的第二基值的装置以及在第一基值与第二基值之间求差的装置。

Patent Agency Ranking