数据处理设备以及数据处理方法

    公开(公告)号:CN103210591A

    公开(公告)日:2013-07-17

    申请号:CN201180055327.3

    申请日:2011-09-09

    Applicant: 索尼公司

    Abstract: 本发明涉及能够提高抗数据错误性的数据处理设备和数据处理方法。在将具有4320个位的码长的LDPC码映射成16个信号点的情况下,当从4×2个位的符号位和两个相继码元的4×2个位的码元位的最高有效位起的第(#i+1)位分别是位b#i和位y#i时,多路分用器对于具有1/2的编码率的LDPC码,执行将b0分配给y0,将b1分配给y4,将b2分配给y1,将b3分配给y6,将b4分配给y2,将b5分配给y5,将b6分配给y3,以及将b7分配给y7的替换,以及对于具有7/12,2/3和3/4的编码率的LDPC码,将b0分配给y0,执行将b1分配给y4,将b2分配给y5,将b3分配给y2,将b4分配给y1,将b5分配给y6,将b6分配给y3,以及将b7分配给y7的替换。本发明可以应用于例如发送LDPC码的发送系统。

    错误检测与纠正装置、错误检测与纠正方法、信息处理器

    公开(公告)号:CN103970645B

    公开(公告)日:2017-09-12

    申请号:CN201410042243.1

    申请日:2014-01-28

    Applicant: 索尼公司

    CPC classification number: G06F11/1012

    Abstract: 本发明提供一种可以高速度精确地纠正数据中的错误的错误检测与纠正装置、错误检测与纠正方法、信息处理器及程序,所述错误检测与纠正装置包括:第一码错误检测部,其用于检测第二码字中的多个第一码字中的每一个是否具有错误,所述第二码字是通过以连锁方式对所述多个第一码字进行编码而生成的、并且是含有多个部分数据的码字;及第二码纠错部,其用于基于与所述第二码字中的所述多个部分数据中的一个部分数据毗邻的毗邻部分数据来纠正所述一个部分数据中的所述错误,所述一个部分数据含有检测到所述错误的所述第一码字。

    存储器、存储器系统及存储器控制方法

    公开(公告)号:CN104425022B

    公开(公告)日:2019-09-27

    申请号:CN201410443555.3

    申请日:2014-09-02

    Applicant: 索尼公司

    Abstract: 本发明公开了存储器、存储器系统及存储器控制方法。所述存储器包括:保存数据的缓冲器;频带转换单元,将被用于在频带转换单元与保存数据的缓冲器之间数据传输的内部数据总线的频带转换为比被用于在频带转换单元与存储器控制器之间数据传输的外部数据总线的频带更宽的频带;及存取控制单元,在由于内部数据总线的频带与外部数据总线的频带之间的差而在内部数据总线中出现的等待时间期间,使用缓冲器控制对存储单元的存取。

    存储控制装置、存储装置、信息处理系统和存储控制方法

    公开(公告)号:CN104423896B

    公开(公告)日:2018-12-07

    申请号:CN201410397194.3

    申请日:2014-08-12

    Applicant: 索尼公司

    Abstract: 本发明公开了存储控制装置、存储装置、信息处理系统和存储控制方法。该存储控制装置,包括:检测单元,检测用于存储单元阵列中执行仅执行来自第一操作和第二操作中的第一操作的第一重写处理的第一定时,在所述存储单元阵列中,各个位通过所述第一操作过渡到第一存储状态并通过所述第二操作过渡到第二存储状态;以及请求单元,当检测到所述第一定时时,对所述存储单元阵列作出第一重写处理的请求。

Patent Agency Ranking