-
公开(公告)号:CN107077430B
公开(公告)日:2020-06-30
申请号:CN201580056437.X
申请日:2015-07-22
Applicant: 索尼公司
Abstract: 本发明的目的在于,充分降低存储单元中发生错误的频率。读取单元从存储单元读出读取数据,该读取数据包括信息位和用于确定信息位是否反转的反转信息。错误检测和校正单元检测在信息位中是否存在错误,并校正错误。数据反转单元反转错误得到校正的信息位和反转信息。写入单元将反转的信息位和反转的反转信息写入存储单元中。
-
公开(公告)号:CN101911507B
公开(公告)日:2013-10-16
申请号:CN200880124799.8
申请日:2008-11-26
Applicant: 索尼公司
IPC: H03M13/19
CPC classification number: H03M13/1165 , H03M13/036 , H03M13/255 , H03M13/2703 , H03M13/271 , H03M13/6552 , H04L1/0057 , H04L1/0071 , H04L27/3416 , H04L27/3488
Abstract: 本发明涉及一种能够改善对数据误差的容限的数据处理设备和数据处理方法。解复用器25根据用于将LDPC码的码比特分配给用于表示符号的符号比特的分配规则来置换所述码比特中的mb比特,并将置换之后的码比特设置为作为b个符号的符号比特。根据分配规则,在响应于误差概率将码比特和符号比特分组而形成的组被分别设置为码比特组和符号比特组的情况下,规定了码比特组中的任一个码比特组与该码比特组的码比特被分配给的符号比特的符号比特组的组合以及所述码比特和所述符号比特的比特数。
-
公开(公告)号:CN103210591A
公开(公告)日:2013-07-17
申请号:CN201180055327.3
申请日:2011-09-09
Applicant: 索尼公司
CPC classification number: H03M13/13 , H03M13/036 , H03M13/1165 , H03M13/152 , H03M13/255 , H03M13/2707 , H03M13/271 , H03M13/2906 , H03M13/356 , H03M13/6552
Abstract: 本发明涉及能够提高抗数据错误性的数据处理设备和数据处理方法。在将具有4320个位的码长的LDPC码映射成16个信号点的情况下,当从4×2个位的符号位和两个相继码元的4×2个位的码元位的最高有效位起的第(#i+1)位分别是位b#i和位y#i时,多路分用器对于具有1/2的编码率的LDPC码,执行将b0分配给y0,将b1分配给y4,将b2分配给y1,将b3分配给y6,将b4分配给y2,将b5分配给y5,将b6分配给y3,以及将b7分配给y7的替换,以及对于具有7/12,2/3和3/4的编码率的LDPC码,将b0分配给y0,执行将b1分配给y4,将b2分配给y5,将b3分配给y2,将b4分配给y1,将b5分配给y6,将b6分配给y3,以及将b7分配给y7的替换。本发明可以应用于例如发送LDPC码的发送系统。
-
公开(公告)号:CN103970645B
公开(公告)日:2017-09-12
申请号:CN201410042243.1
申请日:2014-01-28
Applicant: 索尼公司
IPC: G06F11/32
CPC classification number: G06F11/1012
Abstract: 本发明提供一种可以高速度精确地纠正数据中的错误的错误检测与纠正装置、错误检测与纠正方法、信息处理器及程序,所述错误检测与纠正装置包括:第一码错误检测部,其用于检测第二码字中的多个第一码字中的每一个是否具有错误,所述第二码字是通过以连锁方式对所述多个第一码字进行编码而生成的、并且是含有多个部分数据的码字;及第二码纠错部,其用于基于与所述第二码字中的所述多个部分数据中的一个部分数据毗邻的毗邻部分数据来纠正所述一个部分数据中的所述错误,所述一个部分数据含有检测到所述错误的所述第一码字。
-
公开(公告)号:CN101911506A
公开(公告)日:2010-12-08
申请号:CN200880124093.1
申请日:2008-11-26
Applicant: 索尼公司
CPC classification number: H03M13/1165 , H03M13/1185 , H03M13/255 , H03M13/2703 , H03M13/2707 , H03M13/271 , H03M13/6552 , H03M13/6555 , H04L1/0057
Abstract: 本发明涉及一种能够改进LDPC码的码位对差错的容限的数据处理设备、数据处理方法和程序。在LDPC(低密度奇偶校验)码的两个或更多个位被设置为一个符号并且被映射到214或216个信号点时,列扭曲交织器24作为用于重新布置LDPC码的码位以使得奇偶校验矩阵的一个任意行中包含的对应于值1的多个码位不被包含在一个符号中的重新布置过程来执行列扭曲交织,当要针对存储器的每列在存储器的列方向上写入码位时,列扭曲交织改变写入起始位置。本发明能够应用于例如发送LDPC码的发送装置。
-
公开(公告)号:CN104425022B
公开(公告)日:2019-09-27
申请号:CN201410443555.3
申请日:2014-09-02
Applicant: 索尼公司
Abstract: 本发明公开了存储器、存储器系统及存储器控制方法。所述存储器包括:保存数据的缓冲器;频带转换单元,将被用于在频带转换单元与保存数据的缓冲器之间数据传输的内部数据总线的频带转换为比被用于在频带转换单元与存储器控制器之间数据传输的外部数据总线的频带更宽的频带;及存取控制单元,在由于内部数据总线的频带与外部数据总线的频带之间的差而在内部数据总线中出现的等待时间期间,使用缓冲器控制对存储单元的存取。
-
公开(公告)号:CN104423896B
公开(公告)日:2018-12-07
申请号:CN201410397194.3
申请日:2014-08-12
Applicant: 索尼公司
IPC: G06F3/06
Abstract: 本发明公开了存储控制装置、存储装置、信息处理系统和存储控制方法。该存储控制装置,包括:检测单元,检测用于存储单元阵列中执行仅执行来自第一操作和第二操作中的第一操作的第一重写处理的第一定时,在所述存储单元阵列中,各个位通过所述第一操作过渡到第一存储状态并通过所述第二操作过渡到第二存储状态;以及请求单元,当检测到所述第一定时时,对所述存储单元阵列作出第一重写处理的请求。
-
公开(公告)号:CN103632732A
公开(公告)日:2014-03-12
申请号:CN201310359855.9
申请日:2013-08-16
Applicant: 索尼公司
CPC classification number: G06F12/00 , G11C13/0002 , G11C13/0064 , G11C13/0069 , G11C13/0097 , G11C2013/0073 , G11C2213/78
Abstract: 本发明提供存储器控制设备、非易失性存储器及存储器控制方法一种存储控制设备,该存储控制设备包括写入控制单元,按顺序地指定多个存储单元中作为数据写入单元的存储块;写入处理单元,将写入数据写入指定的存储块中;检验单元,从写入了写入数据的存储块中读出读取数据,并且针对多个存储单元中的每一个检验读取数据是否与写入数据一致;重试阻止单元,阻止对多个存储单元中读取数据与写入数据一致的存储单元再次执行写入写入数据的重试处理;以及重试控制单元,当写入所有写入数据的多个存储单元中的任一存储单元中读取数据与写入数据不一致时,指定多个存储块中的至少一些存储块,并且同时执行重试处理。
-
公开(公告)号:CN101902230B
公开(公告)日:2013-11-27
申请号:CN201010184992.X
申请日:2010-05-21
Applicant: 索尼公司
IPC: H03M13/11
CPC classification number: H03M13/116 , H03M13/09 , H03M13/1102 , H03M13/1185 , H03M13/15 , H03M13/152 , H03M13/2906 , H03M13/2945 , H03M13/356 , H03M13/616 , H03M13/6356 , H03M13/6362 , H03M13/6552 , H03M13/6555 , H04L1/0057 , H04L1/0065 , H04L1/0068 , H04L1/0071 , H04L27/2602
Abstract: 公开了一种接收装置、接收方法、程序和接收系统。该接收装置包括:接收部,被配置成将以低密度奇偶校验编码且至少部分地被穿孔的码序列作为要被解码的对象进行接收;以及低密度奇偶校验解码部,被配置成对在低密度奇偶校验编码时使用的且具有被穿孔的位或符号的原奇偶校验矩阵进行包括第一和第二处理在内的穿孔矩阵变换处理。第一处理是对原奇偶校验矩阵的那些行进行伽罗瓦域加法运算以将非零元素设为零的处理。第二处理是删除去除了非零元素的列的处理。低密度奇偶校验解码部使用该处理所得到的矩阵作为奇偶校验矩阵,来对码序列进行低密度奇偶校验解码处理。
-
公开(公告)号:CN101902230A
公开(公告)日:2010-12-01
申请号:CN201010184992.X
申请日:2010-05-21
Applicant: 索尼公司
IPC: H03M13/11
CPC classification number: H03M13/116 , H03M13/09 , H03M13/1102 , H03M13/1185 , H03M13/15 , H03M13/152 , H03M13/2906 , H03M13/2945 , H03M13/356 , H03M13/616 , H03M13/6356 , H03M13/6362 , H03M13/6552 , H03M13/6555 , H04L1/0057 , H04L1/0065 , H04L1/0068 , H04L1/0071 , H04L27/2602
Abstract: 公开了一种接收装置、接收方法、程序和接收系统。该接收装置包括:接收部,被配置成将以低密度奇偶校验编码且至少部分地被穿孔的码序列作为要被解码的对象进行接收;以及低密度奇偶校验解码部,被配置成对在低密度奇偶校验编码时使用的且具有被穿孔的位或符号的原奇偶校验矩阵进行包括第一和第二处理在内的穿孔矩阵变换处理。第一处理是对原奇偶校验矩阵的那些行进行伽罗瓦域加法运算以将非零元素设为零的处理。第二处理是删除去除了非零元素的列的处理。低密度奇偶校验解码部使用该处理所得到的矩阵作为奇偶校验矩阵,来对码序列进行低密度奇偶校验解码处理。
-
-
-
-
-
-
-
-
-