一种抗建模可配置双模PUF结构及其配置方法

    公开(公告)号:CN115632799A

    公开(公告)日:2023-01-20

    申请号:CN202211660152.5

    申请日:2022-12-23

    Abstract: 本发明公开了一种抗建模可配置双模PUF结构及其配置方法,该双模PUF结构包括上路与门和下路与门,若干级联单元,上路计数器,下路计数器,比较器,第一寄存器,第二寄存器,以及控制逻辑单元;若干级联单元顺次连接;各级联单元包括上路反相器、下路反相器、上路多路选择器和下路多路选择器,上路反相器的输出端连接上路多路选择器的第一输入端和下路多路选择器的第二输入端,下路反相器的输出端连接上路多路选择器的第二输入端和下路多路选择器的第一输入端;控制逻辑单元产生二进制激励信号并按位分别输入各级联单元,控制信号路径。本发明可提高电路硬件资源利用率,提高抗建模攻击能力,增强PUF结构的安全性。

    一种PCB-芯片混合指纹的安全提取结构

    公开(公告)号:CN115630408B

    公开(公告)日:2023-03-31

    申请号:CN202211645502.0

    申请日:2022-12-21

    Abstract: 本发明提供了一种PCB‑芯片混合指纹的安全提取结构,其特征在于:包括印制电路板和设置在印制电路板内的指纹提取电路,所述印制电路板上方设有芯片,芯片内部设有PUF电路,印制电路板包括底层印制电路板和顶层印制电路板,所述指纹提取电路包括分立电阻和埋入式电容;所述指纹提取电路通过芯片的端口与芯片内部PUF电路进行串接。本发明的安全提取结构通过提取芯片内部和电路板级混合的延时信号,实现了芯片内部的信息密钥安全保护,具有很好的防篡改和防伪造效果。

    一种抗建模可配置双模PUF结构及其配置方法

    公开(公告)号:CN115632799B

    公开(公告)日:2023-03-28

    申请号:CN202211660152.5

    申请日:2022-12-23

    Abstract: 本发明公开了一种抗建模可配置双模PUF结构及其配置方法,该双模PUF结构包括上路与门和下路与门,若干级联单元,上路计数器,下路计数器,比较器,第一寄存器,第二寄存器,以及控制逻辑单元;若干级联单元顺次连接;各级联单元包括上路反相器、下路反相器、上路多路选择器和下路多路选择器,上路反相器的输出端连接上路多路选择器的第一输入端和下路多路选择器的第二输入端,下路反相器的输出端连接上路多路选择器的第二输入端和下路多路选择器的第一输入端;控制逻辑单元产生二进制激励信号并按位分别输入各级联单元,控制信号路径。本发明可提高电路硬件资源利用率,提高抗建模攻击能力,增强PUF结构的安全性。

    一种PCB-芯片混合指纹的安全提取结构

    公开(公告)号:CN115630408A

    公开(公告)日:2023-01-20

    申请号:CN202211645502.0

    申请日:2022-12-21

    Abstract: 本发明提供了一种PCB‑芯片混合指纹的安全提取结构,其特征在于:包括印制电路板和设置在印制电路板内的指纹提取电路,所述印制电路板上方设有芯片,芯片内部设有PUF电路,印制电路板包括底层印制电路板和顶层印制电路板,所述指纹提取电路包括分立电阻和埋入式电容;所述指纹提取电路通过芯片的端口与芯片内部PUF电路进行串接。本发明的安全提取结构通过提取芯片内部和电路板级混合的延时信号,实现了芯片内部的信息密钥安全保护,具有很好的防篡改和防伪造效果。

Patent Agency Ranking