-
公开(公告)号:CN118279126B
公开(公告)日:2024-08-30
申请号:CN202410696331.7
申请日:2024-05-31
Applicant: 浪潮电子信息产业股份有限公司
Abstract: 本发明公开了一种图形处理单元显存处理方法、服务器、产品、设备及介质,涉及图形处理单元技术领域。在图形处理单元的显存不满足所需的内存请求的情况下,将位于图形处理单元显存内的访问频次小于预设次数的物理页面迁移至主机内存,提高了图形处理单元的可用性和利用率。通过记录物理页面的访问频次,能够准确地确定出各物理页面的访问情况,进而准确地将位于图形处理单元显存内的第一物理页面移动到主机的内存中;主机和图形处理单元之间通过计算快速链路协议以及基于访问频次的情况进行物理页面的移动,实现了图形处理单元的显存与主机内存的上层无感知的内存调度交换,提高了图形处理单元显存处理的通用性,适用于不同的AI模型的处理需求。
-
公开(公告)号:CN118779266B
公开(公告)日:2024-12-27
申请号:CN202411223824.5
申请日:2024-09-03
Applicant: 浪潮电子信息产业股份有限公司
Abstract: 本申请公开了一种服务器、加速装置以及加速卡,应用于计算机技术领域。包括:总线控制器,输入输出管理模块,设备内存、缓存代理模块以及加速模块。总线控制器用于基于快速计算互连总线的第二模式与主机,缓存代理模块以及输入输出管理模块通信连接,以通过快速计算互连总线维持缓存一致性;加速模块用于在初始化完成之后,通过总线控制器和输入输出管理模块接收到源自主机的中断信号,并执行对应的计算任务,在执行计算任务的过程中,通过缓存代理模块从设备内存和/或主机内存中获取用于完成计算任务的指令和数据,在得到计算任务的计算结果后,通过缓存代理模块将计算结果反馈至主机。应用本申请的方案,有效地实现了支持缓存一致性的加速卡。
-
公开(公告)号:CN118779266A
公开(公告)日:2024-10-15
申请号:CN202411223824.5
申请日:2024-09-03
Applicant: 浪潮电子信息产业股份有限公司
Abstract: 本申请公开了一种服务器、加速装置以及加速卡,应用于计算机技术领域。包括:总线控制器,输入输出管理模块,设备内存、缓存代理模块以及加速模块。总线控制器用于基于快速计算互连总线的第二模式与主机,缓存代理模块以及输入输出管理模块通信连接,以通过快速计算互连总线维持缓存一致性;加速模块用于在初始化完成之后,通过总线控制器和输入输出管理模块接收到源自主机的中断信号,并执行对应的计算任务,在执行计算任务的过程中,通过缓存代理模块从设备内存和/或主机内存中获取用于完成计算任务的指令和数据,在得到计算任务的计算结果后,通过缓存代理模块将计算结果反馈至主机。应用本申请的方案,有效地实现了支持缓存一致性的加速卡。
-
公开(公告)号:CN118094956B
公开(公告)日:2024-07-30
申请号:CN202410465675.7
申请日:2024-04-18
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F30/20 , G06F119/02 , G06F111/08 , G06F119/04
Abstract: 本发明公开了一种硬件系统的可靠性分析方法、设备、程序产品及存储介质,属于系统可靠性分析领域,用于结合故障树、马尔科夫过程模型以及仿真法对硬件系统进行可靠性分析,解决了难以兼顾分析精度与分析效率的问题。首先获取待测硬件系统的故障树,接着根据老化过程之间的依赖关系,将待测硬件系统各老化过程的可靠性模型划分得到第一模型组,由于通过分段确定的马尔科夫过程模型可确定出:第一模型组内的非核心可靠性模型所属老化过程在组内的核心可靠性模型所属老化过程的不同状态下的状态转移参数,从而实现了对统计上不独立的基本事件的分析,而且故障树分析法与仿真法的结合,可以兼顾分析精度与分析效率。
-
公开(公告)号:CN118279126A
公开(公告)日:2024-07-02
申请号:CN202410696331.7
申请日:2024-05-31
Applicant: 浪潮电子信息产业股份有限公司
Abstract: 本发明公开了一种图形处理单元显存处理方法、服务器、产品、设备及介质,涉及图形处理单元技术领域。在图形处理单元的显存不满足所需的内存请求的情况下,将位于图形处理单元显存内的访问频次小于预设次数的物理页面迁移至主机内存,提高了图形处理单元的可用性和利用率。通过记录物理页面的访问频次,能够准确地确定出各物理页面的访问情况,进而准确地将位于图形处理单元显存内的第一物理页面移动到主机的内存中;主机和图形处理单元之间通过计算快速链路协议以及基于访问频次的情况进行物理页面的移动,实现了图形处理单元的显存与主机内存的上层无感知的内存调度交换,提高了图形处理单元显存处理的通用性,适用于不同的AI模型的处理需求。
-
公开(公告)号:CN118094956A
公开(公告)日:2024-05-28
申请号:CN202410465675.7
申请日:2024-04-18
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F30/20 , G06F119/02 , G06F111/08 , G06F119/04
Abstract: 本发明公开了一种硬件系统的可靠性分析方法、设备、程序产品及存储介质,属于系统可靠性分析领域,用于结合故障树、马尔科夫过程模型以及仿真法对硬件系统进行可靠性分析,解决了难以兼顾分析精度与分析效率的问题。首先获取待测硬件系统的故障树,接着根据老化过程之间的依赖关系,将待测硬件系统各老化过程的可靠性模型划分得到第一模型组,由于通过分段确定的马尔科夫过程模型可确定出:第一模型组内的非核心可靠性模型所属老化过程在组内的核心可靠性模型所属老化过程的不同状态下的状态转移参数,从而实现了对统计上不独立的基本事件的分析,而且故障树分析法与仿真法的结合,可以兼顾分析精度与分析效率。
-
公开(公告)号:CN118503195B
公开(公告)日:2024-09-20
申请号:CN202410954443.8
申请日:2024-07-17
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F15/173 , G06F9/50
Abstract: 本发明涉及数据存储技术领域,具体公开了数据传输方法、设备、异构系统及一致性互连处理器件,应用安装在设备上的一致性互连处理器件根据所在异构系统中待互连的其他设备的数量使能对应的一致性互连接口,初始化物理通信链路获取内存互连参数,据此建立设备间的内存一致性互连通信链路,自所在设备中分配对应的缓存空间;基于内存一致性互连通信链路和缓存空间进行所在设备和其他设备的缓存一致性事务处理,以实现所在设备与其他设备之间的内存一致性互连传输请求,能够动态感知拓扑并自动搭建异构系统的设备间内存一致性互连通信链路,简化异构系统中需要管理不同设备互连协议的问题,同时实现设备间缓存一致性进一步提高存取性能。
-
公开(公告)号:CN118503195A
公开(公告)日:2024-08-16
申请号:CN202410954443.8
申请日:2024-07-17
Applicant: 浪潮电子信息产业股份有限公司
IPC: G06F15/173 , G06F9/50
Abstract: 本发明涉及数据存储技术领域,具体公开了数据传输方法、设备、异构系统及一致性互连处理器件,应用安装在设备上的一致性互连处理器件根据所在异构系统中待互连的其他设备的数量使能对应的一致性互连接口,初始化物理通信链路获取内存互连参数,据此建立设备间的内存一致性互连通信链路,自所在设备中分配对应的缓存空间;基于内存一致性互连通信链路和缓存空间进行所在设备和其他设备的缓存一致性事务处理,以实现所在设备与其他设备之间的内存一致性互连传输请求,能够动态感知拓扑并自动搭建异构系统的设备间内存一致性互连通信链路,简化异构系统中需要管理不同设备互连协议的问题,同时实现设备间缓存一致性进一步提高存取性能。
-
-
-
-
-
-
-