-
公开(公告)号:CN118795756B
公开(公告)日:2025-01-28
申请号:CN202411263263.1
申请日:2024-09-10
Applicant: 浙江赛思电子科技有限公司 , 西安交通大学
Abstract: 本发明涉及电子电路技术领域中的一种数字时间转换器的校准方法、系统,包括以下步骤:设定预设相位差,并将延迟电路的参考时钟延迟至预设相位;保持延迟电路的参考时钟位于预设相位,将数字时间转换器进行第一次延迟至目标检测相位一,记录时间数字转换器检测到的相位信息一、与相位信息一对应的数字时间转换器的码值信息一;保持延迟电路的参考时钟位于预设相位,将数字时间转换器进行再次延迟时至目标检测相位二,记录时间数字转换器检测到的相位信息二、与相位信息二对应的数字时间转换器的码值信息二;基于相位信息一、码值信息一、相位信息二、码值信息二,计算校准结果,解决了数字时间转换器不稳定,无法提供准确值的问题。
-
公开(公告)号:CN116300373A
公开(公告)日:2023-06-23
申请号:CN202310294665.7
申请日:2023-03-24
Applicant: 浙江赛思电子科技有限公司
IPC: G04F5/14
Abstract: 本申请公开了一种CPT原子钟,应用于原子频标领域。该CPT原子钟包括VCSEL、1/4λ波片、透镜、光学腔,其中,VCSEL用于产生CPT原子钟光抽运所需的激光;透镜和光学腔设置于VCSEL和1/4λ波片之间;透镜设置于靠近VCSEL的一侧,透镜用于将VCSEL射出的激光汇聚为高斯光;光学腔设置于靠近1/4λ波片的一侧;光学腔的腔镜的内表面包括反射镜,用于调节激光信号中不同频率的幅度以消除高阶边带。即光学腔的反射镜可用于调节光信号中不同频率的幅度,消除高阶边带,同时将载波和+1阶(或‑1阶)边带衰减至相同幅度,用于和碱性原子相互作用发生相干布居囚禁效应,本方案能够提高鉴频信号的信噪比。
-
公开(公告)号:CN119865167A
公开(公告)日:2025-04-22
申请号:CN202411934874.4
申请日:2024-12-26
Applicant: 浙江赛思电子科技有限公司
Abstract: 本发明公开了锁相环量化噪声校准方法、系统、电子设备和存储介质,包括以下步骤:相位频率检测器将调制器输出的反馈信号与鉴相器输出的参考信号进行相关处理产生增益系数;将增益系数与调制器输出的反馈信号进行相乘处理输出第一增益信号;将第一增益信号与鉴相器输出的参考信号进行相减处理输出第二增益信号;第二增益信号经过数字环路滤波器进行滤波后得到滤波信号输出给数字时间转换器;数字时间转换器将滤波信号进行处理得到适合鉴相器处理的脉冲信号并输出给鉴相器。本发明采用LMS算法,在互补数字时间转换器校准技术的基础上,用较低的能耗电路消除量化噪声。
-
公开(公告)号:CN119696572A
公开(公告)日:2025-03-25
申请号:CN202411777814.6
申请日:2024-12-05
Applicant: 浙江赛思电子科技有限公司
Abstract: 本说明书实施例公开了一种数控振荡器校准系统。该系统包括信号检测组件、鉴相器、数控振荡器增益模块、数字滤波器和数控振荡器,所述数控振荡器与信号检测组件连接,信号检测组件与鉴相器连接,鉴相器与数控振荡器增益模块连接,数控振荡器增益模块与数字滤波器连接,数字滤波器与数控振荡器连接。本说明书实施例能够不直接对初始控制字进行调整,而是额外生成一个调谐控制字进行调整,使得调整过程不受初始控制字大小的影响,能够以更小的码值进行调整,提高了校准精度。
-
公开(公告)号:CN118795756A
公开(公告)日:2024-10-18
申请号:CN202411263263.1
申请日:2024-09-10
Applicant: 浙江赛思电子科技有限公司 , 西安交通大学
Abstract: 本发明涉及电子电路技术领域中的一种数字时间转换器的校准方法、系统,包括以下步骤:设定预设相位差,并将延迟电路的参考时钟延迟至预设相位;保持延迟电路的参考时钟位于预设相位,将数字时间转换器进行第一次延迟至目标检测相位一,记录时间数字转换器检测到的相位信息一、与相位信息一对应的数字时间转换器的码值信息一;保持延迟电路的参考时钟位于预设相位,将数字时间转换器进行再次延迟时至目标检测相位二,记录时间数字转换器检测到的相位信息二、与相位信息二对应的数字时间转换器的码值信息二;基于相位信息一、码值信息一、相位信息二、码值信息二,计算校准结果,解决了数字时间转换器不稳定,无法提供准确值的问题。
-
公开(公告)号:CN118631245A
公开(公告)日:2024-09-10
申请号:CN202411113717.7
申请日:2024-08-14
Applicant: 浙江赛思电子科技有限公司
Abstract: 本发明涉及时钟校准技术领域中的一种基于双环结构的全数字锁相环频率校准方法、系统,包括以下步骤:基于初始输出时钟、石英晶体参考时钟以及石英晶体参考时钟所对应的第一频率控制字初始值,在第一环路中通过负反馈输出负反馈输出时钟;基于负反馈输出时钟、高精度参考时钟以及高精度参考时钟所对应的第二频率控制字,在第二环路中通过负反馈输出第一频率控制字补偿值;基于第一频率控制字初始值、第一频率控制字补偿值计算第一频率控制字校准值,并基于第一频率控制字校准值在第一环路中输出校准频率,解决了因石英晶体的实际频率与理论之间存在误差,而导致全数字锁相环输出频率不准确的问题。
-
公开(公告)号:CN117761999A
公开(公告)日:2024-03-26
申请号:CN202311816642.4
申请日:2023-12-26
Applicant: 西克魔迩(北京)科技有限公司 , 浙江赛思电子科技有限公司
Abstract: 本发明公开了一种时差补偿信息的确定方法、装置、存储介质和计算机设备。其中,该方法包括:获取主授时系统在当前时间周期内的主授时信息;响应于主授时信息无效,对主授时系统进行切换;响应于主授时系统成功切换为副授时系统,确定主授时系统与副授时系统之间的时差补偿信息,其中,时差补偿信息为将主授时系统切换为副授时系统时,副授时系统在当前时间周期内的副授时信息所需的时差补偿量。本发明解决了不同授时系统无法进行切换的技术问题。
-
公开(公告)号:CN116559922A
公开(公告)日:2023-08-08
申请号:CN202310510873.6
申请日:2023-05-05
Applicant: 浙江赛思电子科技有限公司
Abstract: 本申请公开了一种考虑天波干扰影响的Loran‑C载波相位跟踪方法及系统,涉及无线电信号接收技术领域。具体实现方案为:采用天地波分离技术获取天波、地波的幅值比和时延差,并根据天波、地波的幅值比判断是否为强天波;基于天波、地波的幅值比和时延差计算鉴相改正数,并确定载波相位跟踪环路同相支路和正交支路信号的积分区间A;根据积分区间A对同相支路信号和正交支路信号进行积分,并计算鉴相结果,对鉴相结果进行修正得到鉴相修正值;基于鉴相修正值调整本地载波,实现载波相位跟踪。本申请方法扩展了用于载波相位跟踪的Loran‑C信号的有效长度,优化了Loran‑C载波相位跟踪算法的鉴相过程,提升了载波相位跟踪性能。
-
公开(公告)号:CN115561988A
公开(公告)日:2023-01-03
申请号:CN202211553213.8
申请日:2022-12-06
Applicant: 浙江赛思电子科技有限公司
IPC: G04F5/14
Abstract: 本申请公开了一种授时终端及其授时系统和方法,应用于时间同步技术领域,授时系统中包括第一原子钟,第二原子钟,控制装置,铷原子钟及时间频率产生器;授时方法应用于控制装置中,包括:根据预设的选取规则,从第一参考时钟信号和第二参考时钟信号之中选取出主参考时钟信号;判断卫星信号是否有效;有效则控制铷原子钟跟踪卫星信号;无效则控制铷原子钟跟踪主参考时钟信号,并确定出用于抵消主参考时钟信号与卫星信号之间的偏差的补偿量;将补偿量发送至时间频率产生器,以通过补偿量对铷原子钟的输出进行补偿,使时间频率产生器产生经过补偿的时间频率信号。应用本申请的方案,实现授时的同时,即便卫星信号无效,也可以进行高精度的守时。
-
公开(公告)号:CN118631245B
公开(公告)日:2024-11-15
申请号:CN202411113717.7
申请日:2024-08-14
Applicant: 浙江赛思电子科技有限公司
Abstract: 本发明涉及时钟校准技术领域中的一种基于双环结构的全数字锁相环频率校准方法、系统,包括以下步骤:基于初始输出时钟、石英晶体参考时钟以及石英晶体参考时钟所对应的第一频率控制字初始值,在第一环路中通过负反馈输出负反馈输出时钟;基于负反馈输出时钟、高精度参考时钟以及高精度参考时钟所对应的第二频率控制字,在第二环路中通过负反馈输出第一频率控制字补偿值;基于第一频率控制字初始值、第一频率控制字补偿值计算第一频率控制字校准值,并基于第一频率控制字校准值在第一环路中输出校准频率,解决了因石英晶体的实际频率与理论之间存在误差,而导致全数字锁相环输出频率不准确的问题。
-
-
-
-
-
-
-
-
-