32位媒体数字信号处理器
    1.
    发明授权

    公开(公告)号:CN1297888C

    公开(公告)日:2007-01-31

    申请号:CN200410016753.8

    申请日:2004-03-03

    Applicant: 浙江大学

    Abstract: 本发明公开了一种微处理器及计算机系统,旨在提供一种32位媒体数字信号处理器。该处理器包括整型处理器核、流水控制单元、取指单元、指令、取操作数、数据、指令高速缓存、数据高速缓存、片上存储器、通用寄存器文件、媒体寄存器文件、总线接口单元、系统总线、整数执行单元、信号执行单元、媒体执行单元、算术逻辑单元、桶形移位器、整数乘加器,经电路连接组成,以及旁路单元和系统控制协处理器。本发明的媒体数字信号处理器的指令结构分为面向寄存器操作的寄存器—寄存器类指令,和面向存储器操作的寄存器—存储器类指令。既善于执行系统程序,又善于执行数字信号处理程序,兼有RISC处理器和DSP处理器结构特点,是RISC和DSP体系结构的有机融合体。

    静态实现数据旁路及寄存器文件数据写入控制的编译方法

    公开(公告)号:CN1276345C

    公开(公告)日:2006-09-20

    申请号:CN200410016754.2

    申请日:2004-03-03

    Applicant: 浙江大学

    Abstract: 本发明公开了一种微处理器及计算机系统,旨在提供一种静态实现数据旁路和对寄存器文件数据写入控制的处理器及编译方法,特别是媒体处理器中流水寄存器的编译控制。本发明提供了一种静态实现数据旁路和对寄存器文件数据写入控制的媒体处理器,该处理器没有硬件旁路逻辑,包含6级流水。本发明还提供了一种静态实现数据旁路及寄存器文件数据写入控制的编译方法,在使用前述的媒体处理器时,没有硬件旁路逻辑,流水线旁路的数据通道用于传送需要被旁路的数据。本发明的有益效果是用静态实现数据旁路功能无需对每个旁路数据进行比较,只需要硬件保留旁路的数据通道,硬件的结构非常简单。

    静态实现数据旁路及寄存器文件数据写入控制的处理器及编译方法

    公开(公告)号:CN1560732A

    公开(公告)日:2005-01-05

    申请号:CN200410016754.2

    申请日:2004-03-03

    Applicant: 浙江大学

    Abstract: 本发明公开了一种微处理器及计算机系统,旨在提供一种静态实现数据旁路和对寄存器文件数据写入控制的处理器及编译方法,特别是媒体处理器中流水寄存器的编译控制。本发明提供了一种静态实现数据旁路和对寄存器文件数据写入控制的媒体处理器,该处理器没有硬件旁路逻辑,包含6级流水。本发明还提供了一种静态实现数据旁路及寄存器文件数据写入控制的编译方法,在使用前述的媒体处理器时,没有硬件旁路逻辑,流水线旁路的数据通道用于传送需要被旁路的数据。本发明的有益效果是用静态实现数据旁路功能无需对每个旁路数据进行比较,只需要硬件保留旁路的数据通道,硬件的结构非常简单。

    32位媒体数字信号处理器
    4.
    发明公开

    公开(公告)号:CN1560731A

    公开(公告)日:2005-01-05

    申请号:CN200410016753.8

    申请日:2004-03-03

    Applicant: 浙江大学

    Abstract: 本发明公开了一种微处理器及计算机系统,旨在提供一种32位媒体数字信号处理器。该处理器包括整型处理器核、流水控制单元、取指单元、指令、取操作数、数据、指令高速缓存、数据高速缓存、片上存储器、通用寄存器文件、媒体寄存器文件、总线接口单元、系统总线、整数执行单元、信号执行单元、媒体执行单元、算术逻辑单元、桶形移位器、整数乘加器,经电路连接组成,以及旁路单元和系统控制协处理器。本发明的媒体数字信号处理器的指令结构分为面向寄存器操作的寄存器—寄存器类指令,和面向存储器操作的寄存器—存储器类指令。既善于执行系统程序,又善于执行数字信号处理程序,兼有RISC处理器和DSP处理器结构特点,是RISC和DSP体系结构的有机融合体。

Patent Agency Ranking