-
公开(公告)号:CN119350492A
公开(公告)日:2025-01-24
申请号:CN202411470226.8
申请日:2024-10-21
Applicant: 浙江大学
IPC: C07K16/10 , C12N15/13 , G01N33/577 , G01N33/574 , G01N33/68
Abstract: 本发明属于生物技术领域,具体涉及抗HERV‑K102‑Env人源抗体及其用途。本发明开发了显示出乎意料的性质的抗HERV‑K102‑Env的人源单克隆抗体(hmAb)的新抗体,目前没有商业抗HERV‑K‑Env人源单克隆抗体。申请人已经表明,根据本发明的针对HERV‑K102‑Env的18种抗体是人源单克隆抗体,其中一些抗体能选择性结合HERV‑K102‑Env的TM抗原,一些能选择性结合SU抗原,还有一些能同时结合HERV‑K102‑Env的SU和TM抗原。
-
公开(公告)号:CN118561966A
公开(公告)日:2024-08-30
申请号:CN202410621371.5
申请日:2024-05-20
Applicant: 浙江大学
Abstract: 本发明属于生物技术领域,具体涉及人内源性逆转录病毒包膜蛋白突变体、截短体及其用途。本发明人基于HERVs设计的包膜蛋白突变体和截短体能诱导免疫系统产生强力免疫反应,不仅可以用于各种治疗性和预防性疫苗如mRNA疫苗、蛋白亚单位疫苗、多肽疫苗等,治疗性和诊断用抗体的设计,特异性治疗性细胞产品的设计,如CAR‑T细胞、特异性细胞毒T细胞、CAR‑NK细胞、特异性NK细胞等,用于疾病的诊断、预防和治疗。
-
公开(公告)号:CN111158635B
公开(公告)日:2021-11-19
申请号:CN201911373542.2
申请日:2019-12-27
Applicant: 浙江大学
Abstract: 本发明公开了一种基于FeFET的非易失性低功耗乘法器及其运行方法,涉及适合于低功耗边缘计算的基于FeFET的顺序乘法器的设计;充分利用了FeFET的存储特性实现了全新的基于FeFET的锁存器的设计,节约了晶体管的数量,并获得了数据保存的非易失性;重新设计优化了基于FeFET的加法器的设计,作为乘法器的一部分,实现对部分积的累加操作;实现了多个非易失性的电路模块设计,满足了不稳定电源功能的边缘场景需求。该乘法器采用串行结构,结合了FeFET和CMOS的优点,在不降低性能的情况下,利用FeFET独特的结构实现了相比传统基于CMOS的乘法器更少的面积开销和更高的能效,并且实现了非易失性。
-
公开(公告)号:CN119751661A
公开(公告)日:2025-04-04
申请号:CN202411849730.9
申请日:2024-12-16
Applicant: 浙江大学
IPC: C07K16/10 , C12N15/13 , G01N33/68 , G01N33/574 , G01N33/577 , G01N33/569 , A61K39/42 , A61P35/00 , A61P31/14 , A61P37/02 , A61P25/28
Abstract: 本发明属于生物技术领域,具体涉及抗HERV‑K102‑SU鼠源抗体及其用途。本发明涉及针对人内源性逆转录病毒HERV‑K102亚型包膜蛋白SU的新型抗体及其在诊断和/或治疗中的用途,所述抗体靶向不受糖基化或天然构象影响的保守区。这些抗体已经在ELISA,FCM(流式细胞术)和蛋白质印迹免疫测定中证实了其生物活性。这些抗体不仅识别天然和变性的HERV‑K102‑Env‑SU抗原蛋白,而且也识别非糖基化和糖基化形式。
-
公开(公告)号:CN115992242A
公开(公告)日:2023-04-21
申请号:CN202211405535.8
申请日:2022-11-10
Applicant: 浙江大学医学院附属第二医院
IPC: C12Q1/6886 , G01N33/573 , G01N33/574
Abstract: 本发明提供钙离子/钙调蛋白依赖的蛋白激酶Ⅱδ的用途,所述蛋白激酶Ⅱδ在制备诊断和治疗癌症药物中的用途,所述蛋白激酶Ⅱδ的序列。本发明研究显示,蛋白激酶Ⅱδ‑3是急性髓系白血病重要致癌激酶,在AML样本中异常高表达,且高表达组生存预后较差,差异具有统计学意义。蛋白激酶Ⅱδ在AML细胞及LSCs中选择性高表达,而在正常人造血干细胞及外周血细胞中低表达或不表达。沉默蛋白激酶Ⅱδ导致AML干/祖细胞生长停滞、细胞凋亡增加及G0/G1期阻滞,过表达蛋白激酶Ⅱδ后,AML细胞增殖能力显著增强;与对照组相比,抑制蛋白激酶Ⅱδ活性明显下调AML干/祖细胞STAT3、CDK6和BCL‑2的表达。
-
公开(公告)号:CN111158635A
公开(公告)日:2020-05-15
申请号:CN201911373542.2
申请日:2019-12-27
Applicant: 浙江大学
Abstract: 本发明公开了一种基于FeFET的非易失性低功耗乘法器及其运行方法,涉及适合于低功耗边缘计算的基于FeFET的顺序乘法器的设计;充分利用了FeFET的存储特性实现了全新的基于FeFET的锁存器的设计,节约了晶体管的数量,并获得了数据保存的非易失性;重新设计优化了基于FeFET的加法器的设计,作为乘法器的一部分,实现对部分积的累加操作;实现了多个非易失性的电路模块设计,满足了不稳定电源功能的边缘场景需求。该乘法器采用串行结构,结合了FeFET和CMOS的优点,在不降低性能的情况下,利用FeFET独特的结构实现了相比传统基于CMOS的乘法器更少的面积开销和更高的能效,并且实现了非易失性。
-
-
-
-
-