一种低压低功耗12位逐次逼近型AD转换器

    公开(公告)号:CN118890051A

    公开(公告)日:2024-11-01

    申请号:CN202411343653.X

    申请日:2024-09-25

    IPC分类号: H03M1/46 H03M1/08 H03M1/36

    摘要: 本发明提出了一种低压低功耗12位逐次逼近型AD转换器,属于模数转换器集成电路技术领域;包括:两自举开关用于将差分输入信号进行升压采样输出;两电容阵列分别与两自举开关和参考电压对应电性连接,包括若干权重电容对,用于接收自举开关输出的升压采样输出信号,进行电荷采样;比较器单元与两电容阵列电性连接,用于比较两电容阵列输出的信号;开关控制逻辑单元用于维持或者改变两电容阵列的若干权重电容对的下极板所接的电平;异步SAR逻辑模块用于生成异步时钟信号CLKC来作为比较器单元的比较和复位信号;异步SAR逻辑模块还驱动开关控制逻辑单元动作,按照权重电容对由高到低的次序逐个切换权重电容对并依次向比较器单元输出。

    一种CMOS温度传感器测量方法
    2.
    发明公开

    公开(公告)号:CN118706280A

    公开(公告)日:2024-09-27

    申请号:CN202410981515.8

    申请日:2024-07-22

    IPC分类号: G01K7/01

    摘要: 本发明提出了一种CMOS温度传感器测量方法,包括以下步骤:采集外界温度,基于两个场效应管电路分别将外界温度转换,得到相应的亚阈值电流;根据两个亚阈值电流的比值与温度建立函数方程;基于环形振荡器将亚阈值电流转换,得到相应的输出时钟信号及其频率,将两个亚阈值电流的比值转换为两个输出时钟信号频率之比;将两个时钟信号分别输入至频率计数器电路中进行计数,得到输出周期数,将两个输出时钟信号频率的比值转换为两个输出周期数之比;根据两个输出周期数的比值和函数方程,得到对应的输出数字温度,能够快速准确地计算出对应的数字温度值,实现了高精度、宽温度范围、低功耗和数字化输出的测量目的,提高了温度测量的效率和准确性。

    一种基于环振器结构的片上工艺角监测单元及方法

    公开(公告)号:CN118888538A

    公开(公告)日:2024-11-01

    申请号:CN202410915677.1

    申请日:2024-07-09

    IPC分类号: H01L23/544 H01L21/66

    摘要: 本发明涉及集成电路设计领域,提出了一种基于环振器结构的片上工艺角监测单元及方法,所述监测单元包括工艺感知模块和频率计数模块;所述工艺感知模块与频率计数模块信号连接,用于通过振荡器产生受工艺变化和温度变化影响的振荡信号;所述频率计数模块与工艺感知模块信号连接,用于对工艺感知模块输出的振荡信号进行计数和处理。通过使用环形振荡器的电路结构对制造后芯片的工艺情况进行测量,设计两个不同的环形振荡器电路,使两个振荡器温度特性相同但工艺灵敏度不同,使用频率做差的方法来消除测量结果的温度相关性。

    一种数据传输更新模块和数据传输更新方法

    公开(公告)号:CN117313614B

    公开(公告)日:2024-10-18

    申请号:CN202311223010.7

    申请日:2023-09-19

    摘要: 本发明提供一种数据传输更新模块及数据传输更新方法,模块包括传输单元、比较单元和握手单元;比较单元将传输单元的输入数据和输出数据进行比较,当输入数据和所述输出数据不一致时,输出高电平,将高电平输入所述握手单元;握手单元,用于根据比较单元输入的高电平,经过延时处理后,输出高电平的时钟信号fire,高电平的时钟信号fire驱动所述传输单元开启,使与输出信号不同的输入信号通过,以对传输的数据进行更新。本发明通过比较传输单元的输入输出数据,当二者不同时产生时钟脉冲,使新数据通过,最大程度减少电路的翻转,能够解决同步电路时钟树功耗高的问题。

    一种全数字时钟生成电路及全数字时钟生成方法

    公开(公告)号:CN117272879B

    公开(公告)日:2024-07-05

    申请号:CN202311213209.1

    申请日:2023-09-19

    IPC分类号: G06F30/32

    摘要: 本发明提供一种全数字时钟生成电路及全数字时钟生成方法,包括一个二选一多选器、一个与门、一个异或门、两个D触发器和两个可配置延时链,通过二选一多选器、一个与门、一个异或门、两个D触发器和两个可配置延时链的配合作用,能够生成周期性的时钟信号,其中,可配置延时链能够调整时钟信号的周期,并且在可配置延时链的等级设定之后,该时钟模块还能够根据芯片PVT的改变调整时钟信号的周期。该全数字时钟生成模块结构简单,面积小,功耗低,不仅可以为芯片提供时钟源,还可以提高芯片的可靠性。特别是在近阈值电压供电的芯片中,该全数字生成模块可很好地跟踪片上的PVT变化,从而保证芯片始终稳定可靠地工作。

    一种数据传输更新模块和数据传输更新方法

    公开(公告)号:CN117313614A

    公开(公告)日:2023-12-29

    申请号:CN202311223010.7

    申请日:2023-09-19

    摘要: 本发明提供一种数据传输更新模块及数据传输更新方法,模块包括传输单元、比较单元和握手单元;比较单元将传输单元的输入数据和输出数据进行比较,当输入数据和所述输出数据不一致时,输出高电平,将高电平输入所述握手单元;握手单元,用于根据比较单元输入的高电平,经过延时处理后,输出高电平的时钟信号fire,高电平的时钟信号fire驱动所述传输单元开启,使与输出信号不同的输入信号通过,以对传输的数据进行更新。本发明通过比较传输单元的输入输出数据,当二者不同时产生时钟脉冲,使新数据通过,最大程度减少电路的翻转,能够解决同步电路时钟树功耗高的问题。

    一种全数字时钟生成电路及全数字时钟生成方法

    公开(公告)号:CN117272879A

    公开(公告)日:2023-12-22

    申请号:CN202311213209.1

    申请日:2023-09-19

    IPC分类号: G06F30/32

    摘要: 本发明提供一种全数字时钟生成电路及全数字时钟生成方法,包括一个二选一多选器、一个与门、一个异或门、两个D触发器和两个可配置延时链,通过二选一多选器、一个与门、一个异或门、两个D触发器和两个可配置延时链的配合作用,能够生成周期性的时钟信号,其中,可配置延时链能够调整时钟信号的周期,并且在可配置延时链的等级设定之后,该时钟模块还能够根据芯片PVT的改变调整时钟信号的周期。该全数字时钟生成模块结构简单,面积小,功耗低,不仅可以为芯片提供时钟源,还可以提高芯片的可靠性。特别是在近阈值电压供电的芯片中,该全数字生成模块可很好地跟踪片上的PVT变化,从而保证芯片始终稳定可靠地工作。

    时序错误探测与改正的触发器单元及时序错误探测方法

    公开(公告)号:CN118300574A

    公开(公告)日:2024-07-05

    申请号:CN202410184955.0

    申请日:2024-02-19

    IPC分类号: H03K3/02 H03K5/14 G06F30/33

    摘要: 本发明提供一种时序错误探测与改正的触发器单元及时序错误探测方法,包括探错窗口生成电路、主级锁存电路、从级锁存电路和错误信号生成电路,基于探错窗口生成电路生成探错窗口,实现输入信号D,当时钟信号CLKPOS为高且延迟时钟信号CLKPOS_DEL为低(下称探错窗口)期间内的信号D翻转的检测,在探错窗口期间内,输入信号D出现翻转,便会生成低电平有效的错误信号传递至检错信号输出端ERROROUT,同时对触发器电路输出信号Q进行修正,保证发生在探错窗口中的数据翻转被正确传递至输出端。