-
公开(公告)号:CN112106293B
公开(公告)日:2024-01-02
申请号:CN201980031795.3
申请日:2019-05-15
Applicant: 株式会社村田制作所
Abstract: 放大电路(1)具备:FET(10),具有源极端子(S1)、漏极端子(D1)、栅极端子(G1);FET(20),具有源极端子(S2)、漏极端子(D2)、栅极端子(G2),并与FET(10)并联连接;FET(30),具有与漏极端子(D1以及D2)连接的源极端子(S3)、漏极端子(D3)、以及栅极端子(G3),并与FET(10以及20)进行共源共栅连接;以及反馈电路(21以及22),将从源极端子(S2)或漏极端子(D2)输出的高频信号反馈到栅极端子(G2),将FET(20)的栅极宽度W2除以FET(20)的栅极长度L2的值W2/L2比将FET值W1/L1小。(10)的栅极宽度W1除以FET(10)的栅极长度L1的
-
公开(公告)号:CN107666294A
公开(公告)日:2018-02-06
申请号:CN201710432728.5
申请日:2017-06-09
Applicant: 株式会社村田制作所
CPC classification number: H03G1/0035 , H03F1/223 , H03F1/301 , H03F1/56 , H03F1/565 , H03F3/193 , H03F3/245 , H03F2200/18 , H03F2200/222 , H03F2200/294 , H03F2200/301 , H03F2200/387 , H03F2200/447 , H03F2200/451 , H03F2200/492 , H03F2200/531
Abstract: 本发明能根据温度调整放大电路的增益。本发明的放大电路放大输入信号并输出放大信号,包括:从输出端子输出放大信号的放大元件;电感器,该电感器的一端被提供电源电压,另一端与放大元件的输出端子连接;与电感器并联连接的可变电阻器;以及根据温度调整可变电阻器的电阻值的电阻值调整电路。
-
公开(公告)号:CN107493085A
公开(公告)日:2017-12-19
申请号:CN201710427830.6
申请日:2017-06-08
Applicant: 株式会社村田制作所
Abstract: 本发明能控制放大器的增益使其接近期望值。本发明的放大器(1)包括连接在接地点(SG)与电源(Vdd)之间的第一晶体管(FET1)和第二晶体管(FET2)。第一晶体管(FET1)的控制端子(G)连接至输入端子(Pin)。第一晶体管(FET1)的第一端子(S)连接至接地点(SG)。第二晶体管(FET2)的第二端子(D)连接至输出端子(Pout)。放大器(1)还具备阻抗要素(L10)和可变电阻部(Rv11)。阻抗要素(L10)连接在第二晶体管(FET2)的第二端子(D)与电源(Vdd)之间。可变电阻部(Rv11)连接在第一晶体管(FET1)的第二端子(D)与第二晶体管(FET2)的第一端子(S)之间。
-
公开(公告)号:CN112042115B
公开(公告)日:2024-04-30
申请号:CN201980027841.2
申请日:2019-04-18
Applicant: 株式会社村田制作所
IPC: H03F1/52
Abstract: 放大电路(10)是将作为高频信号的输入信号进行放大的放大电路(10),具备:放大器(40),被施加输入信号和偏置电压;输入匹配电路(20),连接于放大器(40)的输入侧,将阻抗进行匹配;和保护电路(30),连接于输入匹配电路(20)和放大器(40)之间的路径中的不被施加偏置电压的路径上的节点(N1),保护电路(30)具有:第一二极管(31),连接在节点(N1)和接地之间;和第二二极管(32),与第一二极管(31)并联地且与第一二极管(31)反向地连接在节点(N1)和接地之间,第一二极管(31)以及第二二极管(32)的阈值电压大于节点(N1)处的输入信号的最大电压振幅,并且小于放大器(40)的耐电压与偏置电压之差。
-
公开(公告)号:CN117639803A
公开(公告)日:2024-03-01
申请号:CN202311057673.6
申请日:2023-08-22
Applicant: 株式会社村田制作所
Inventor: 渡边大介
Abstract: 本发明提供抑制放大器输出的瞬态响应特性劣化的高频模块。高频模块(1)具备:低噪声放大器(11)和(12)、具有公共端子、选择端子(21b)及(21c)的开关(21)、连接于选择端子(21b)的滤波器(41)、连接于选择端子(21c)的滤波器(43)、滤波器(42)、连接在公共端子与低噪声放大器(11)的输入端之间的电感器(31)、连接在滤波器(42)与低噪声放大器(12)的输入端之间的电感器(32)、连接在连结公共端子和低噪声放大器(11)的输入端的接收路径(10)与接地之间的开关(23)、连接在连结滤波器(42)和低噪声放大器(12)的输入端的接收路径(20)与接地之间的开关(24)以及连接在接收路径(10)与接收路径(20)之间的电感器(30)。
-
公开(公告)号:CN116671003A
公开(公告)日:2023-08-29
申请号:CN202180086355.5
申请日:2021-12-13
Applicant: 株式会社村田制作所
Inventor: 渡边大介
IPC: H03F1/56
Abstract: 本发明的放大电路(1)具备:包含可变跨导的漏极接地电路或集电极接地电路的放大器(20);与放大器(20)的输出侧连接的功率分配器(30);以及串联配置在旁路路径(51)上的开关(61),该旁路路径从连结放大器(20)和功率分配器(30)的路径(50)分支,旁路功率分配器(30)并与功率分配器(30)的输出合流。功率分配器(30)的输入阻抗(Zin)是与功率分配器(30)的输出阻抗(Zout1)不同的值。
-
-
公开(公告)号:CN109510641B
公开(公告)日:2021-01-12
申请号:CN201811047859.2
申请日:2018-09-07
Applicant: 株式会社村田制作所
Inventor: 渡边大介
IPC: H04B1/40
Abstract: 本发明的课题在于,在高频电路中,抑制使放大器为导通状态时的放大器的上升沿的延迟。高频电路具备:开关电路(21),包含配置在将输入高频信号的第一端子(11)和输出高频信号的第二端子(12)连结的路径上的开关(22)、配置在第一端子和开关之间的第一电容器(C1)、以及配置在开关和第二端子之间的第二电容器(C2);放大电路(25),包含配置在开关电路和第二端子之间的放大器(26)、配置在开关电路和放大器之间的第三电容器(C3)、以及配置在放大器和第二端子之间的第四电容器(C4);以及电位稳定电路(28),与在开关电路和放大电路之间并位于将第二电容器和第三电容器连接的路径上的第一节点(n1)连接。
-
公开(公告)号:CN111095804A
公开(公告)日:2020-05-01
申请号:CN201880059617.7
申请日:2018-08-29
Applicant: 株式会社村田制作所
Inventor: 渡边大介
Abstract: 高频电路(4)具备:第1端子(40a)、第2端子(51a)以及第3端子(51b);第1路径;第2路径;第1匹配元件(41)以及第1放大器(50a),配置在第1路径上;第1开关(42),连接在第1路径上的第1匹配元件和第1放大器之间的路径与基准端子之间;第2匹配元件(43)以及第2放大器(50b),配置在第2路径上;以及第2开关(44),连接在第2路径上的第2匹配元件和第2放大器之间的路径与基准端子之间,在向第1路径传输信号的情况下,第1开关(42)被设为断开状态,第2开关(44)被设为接通状态,在向第2路径传输信号的情况下,第1开关(42)被设为接通状态,第2开关(44)被设为断开状态。
-
公开(公告)号:CN110324012A
公开(公告)日:2019-10-11
申请号:CN201910246153.7
申请日:2019-03-28
Applicant: 株式会社村田制作所
Inventor: 渡边大介
Abstract: 提供一种放大电路,是防止了振荡的稳定的级联连接型的放大电路。放大电路(1)具备:与电源(31)连接的电源端子(53);具有源极端子(S1)、漏极端子(D1)及被输入高频信号的栅极端子(G1)的晶体管(20);具有与漏极端子(D1)连接的源极端子(S2)、输出高频信号的漏极端子(D2)及被接地的栅极端子(G2)的晶体管(10);串联配置在连结栅极端子(G2)与电源端子(53)的第二路径上的电容器(13);以及串联配置在上述第一路径上或上述所述第二路径上的开关(14),漏极端子(D2)与栅极端子(G2)经由开关(14)及电容器(13)而连接。
-
-
-
-
-
-
-
-
-