-
公开(公告)号:CN1554976A
公开(公告)日:2004-12-15
申请号:CN200410063624.4
申请日:2000-03-05
Applicant: 株式会社半导体能源研究所
IPC: G02F1/136 , H01L29/786
CPC classification number: G09G3/3655 , G02F1/13454 , G02F1/136209 , G02F1/136227 , G09G3/3614 , G09G3/3688 , G09G2300/0876 , G09G2310/0283 , G09G2310/0286 , G09G2310/0289 , H01L27/1248 , H01L29/78633
Abstract: 一种有源矩阵型显示器,包括:一衬底;形成于衬底上的多条源极信号线和多条栅极信号线;形成于衬底上的多个象素薄膜晶体管;电连接到多个象素薄膜晶体管上的多个象素电极;形成于衬底上的屏蔽膜(黑底),该屏蔽膜是浮置的;及置于象素电极和屏蔽膜之间的电介质,其中将其极性在每条源极信号线中都进行反相的信号加到源极信号线上,且施加到相应源极信号线上的信号极性每一帧周期反相一次。最好在屏蔽膜和公共电极之间形成一耦合电容器。
-
公开(公告)号:CN1356777A
公开(公告)日:2002-07-03
申请号:CN01139350.5
申请日:2001-11-26
Applicant: 株式会社半导体能源研究所
IPC: H03M1/66
Abstract: 本发明提供一个能够处理高位数数字信号,具有良好线性并具有小占据面积的D/A变换器电路。该D/A变换器电路具有n-m+1个电容器(其中m是一个小于n的自然数),n-m+1个电容器的其中一个电容器的电荷的供电和放电受数字视频信号的n位中较低的m位控制。n-m+1个电容器中剩下的n-m个电容器的电荷的供电和放电受数字视频信号的n位中较高的n-m位控制。
-
公开(公告)号:CN1390040A
公开(公告)日:2003-01-08
申请号:CN02122429.3
申请日:2002-06-06
Applicant: 株式会社半导体能源研究所 , 夏普公司
IPC: H04N5/66
CPC classification number: G09G3/3688 , G09G2310/027 , G09G2310/0297
Abstract: 数字系统信号线驱动电路在图像显示器件中占据的面积大,这阻碍了显示器件的小型化。信号线驱动电路中的存储电路和D/A转换电路被n(“n”是等于或大于2的自然数)个信号线共用。一个水平扫描周期被分成n个周期,而在各个被分割的周期中,存储电路和D/A转换电路分别对不同的信号线进行处理。于是能够驱动所有的信号线。因此,信号线驱动电路中的存储电路的数目和D/A转换电路的数目能够被减少到常规情况的n分之一。
-
公开(公告)号:CN101847984B
公开(公告)日:2012-09-05
申请号:CN201010156267.1
申请日:2001-07-31
Applicant: 株式会社半导体能源研究所
Inventor: 田中幸夫
CPC classification number: G09G3/3648 , G09G3/3688 , H03K17/145 , H03K17/687 , H03K17/6872 , H03K17/693
Abstract: 一种电子电路,其包括:触发器;第一模拟开关,其包括第一控制端、第一输入端和第一输出端,所述第一控制端被电连接到所述触发器;第二模拟开关,其包括第二控制端、第二输入端和第二输出端,所述第二控制端被电连接到所述触发器;以及晶体管,其被电连接到象素,并具有被电连接到所述第一和第二输出端之一上的栅电极,其中通过向所述第一控制端施加第一信号,所述第一输入端和所述第一输出端相互之间具有电连续性,以及其中通过向所述第二控制端施加第二信号,所述第二输入端和所述第二输出端相互之间具有电连续性。
-
公开(公告)号:CN1818996A
公开(公告)日:2006-08-16
申请号:CN200610003763.7
申请日:2001-11-26
Applicant: 株式会社半导体能源研究所
Abstract: 本发明提供一个能够处理高位数数字信号,具有良好线性并具有小占据面积的D/A变换器电路。该D/A变换器电路具有n-m+1个电容器(其中m是一个小于n的自然数),n-m+1个电容器的其中一个电容器的电荷的供电和放电受数字视频信号的n位中较低的m位控制。n-m+1个电容器中剩下的n-m个电容器的电荷的供电和放电受数字视频信号的n位中较高的n-m位控制。
-
公开(公告)号:CN1340918A
公开(公告)日:2002-03-20
申请号:CN01124750.9
申请日:2001-07-31
Applicant: 株式会社半导体能源研究所
Inventor: 田中幸夫
CPC classification number: G09G3/3648 , G09G3/3688 , H03K17/145 , H03K17/687 , H03K17/6872 , H03K17/693
Abstract: 可由MOS晶体管构造一个模拟开关并形成同步于一时钟的信号来抑制门限变化,该时钟是处于连续或非连续状态的共同信号。本发明的目的是通过同步于该时钟的电路中的MOS晶体管门限的变化,来减小同步于该时钟的信号的变化。
-
公开(公告)号:CN101847984A
公开(公告)日:2010-09-29
申请号:CN201010156267.1
申请日:2001-07-31
Applicant: 株式会社半导体能源研究所
Inventor: 田中幸夫
CPC classification number: G09G3/3648 , G09G3/3688 , H03K17/145 , H03K17/687 , H03K17/6872 , H03K17/693
Abstract: 一种电子电路,其包括:触发器;第一模拟开关,其包括第一控制端、第一输入端和第一输出端,所述第一控制端被电连接到所述触发器;第二模拟开关,其包括第二控制端、第二输入端和第二输出端,所述第二控制端被电连接到所述触发器;以及晶体管,其被电连接到象素,并具有被电连接到所述第一和第二输出端之一上的栅电极,其中通过向所述第一控制端施加第一信号,所述第一输入端和所述第一输出端相互之间具有电连续性,以及其中通过向所述第二控制端施加第二信号,所述第二输入端和所述第二输出端相互之间具有电连续性。
-
公开(公告)号:CN1818996B
公开(公告)日:2010-08-04
申请号:CN200610003763.7
申请日:2001-11-26
Applicant: 株式会社半导体能源研究所
Abstract: 本发明提供一个能够处理高位数数字信号,具有良好线性并具有小占据面积的D/A变换器电路。该D/A变换器电路具有n-m+1个电容器(其中m是一个小于n的自然数),n-m+1个电容器的其中一个电容器的电荷的供电和放电受数字视频信号的n位中较低的m位控制。n-m+1个电容器中剩下的n-m个电容器的电荷的供电和放电受数字视频信号的n位中较高的n-m位控制。
-
公开(公告)号:CN1340918B
公开(公告)日:2010-05-26
申请号:CN01124750.9
申请日:2001-07-31
Applicant: 株式会社半导体能源研究所
Inventor: 田中幸夫
CPC classification number: G09G3/3648 , G09G3/3688 , H03K17/145 , H03K17/687 , H03K17/6872 , H03K17/693
Abstract: 可由MOS晶体管构造一个模拟开关并形成同步于一时钟的信号来抑制门限变化,该时钟是处于连续或非连续状态的共同信号。本发明的目的是通过同步于该时钟的电路中的MOS晶体管门限的变化,来减小同步于该时钟的信号的变化。
-
公开(公告)号:CN100403388C
公开(公告)日:2008-07-16
申请号:CN02122429.3
申请日:2002-06-06
Applicant: 株式会社半导体能源研究所 , 夏普公司
IPC: G09G3/36
CPC classification number: G09G3/3688 , G09G2310/027 , G09G2310/0297
Abstract: 数字系统信号线驱动电路在图像显示器件中占据的面积大,这阻碍了显示器件的小型化。信号线驱动电路中的存储电路和D/A转换电路被n(“n”是等于或大于2的自然数)个信号线共用。一个水平扫描周期被分成n个周期,而在各个被分割的周期中,存储电路和D/A转换电路分别对不同的信号线进行处理。于是能够驱动所有的信号线。因此,信号线驱动电路中的存储电路的数目和D/A转换电路的数目能够被减少到常规情况的n分之一。
-
-
-
-
-
-
-
-
-