振荡电路
    1.
    发明授权

    公开(公告)号:CN100533982C

    公开(公告)日:2009-08-26

    申请号:CN03820151.8

    申请日:2003-08-22

    CPC classification number: H03L7/099 H03L7/18

    Abstract: 振荡部11,生成频率为目标频率f的n倍n·f的信号。控制电压生成电路21,比较振荡部11生成的信号分频后的信号和基准信号的相位,将两者的相位差所对应的直流控制电压输出到振荡部11,控制振荡频率。分频电路22,对振荡部11生成的信号进行1/n分频,转换成目标频率f的信号。通过将振荡部的振荡频率设为目标频率的n倍,可在半导体集成电路基板上形成电感及电容。

    接收机及其调整系统、方法

    公开(公告)号:CN1679231A

    公开(公告)日:2005-10-05

    申请号:CN03820485.1

    申请日:2003-07-30

    CPC classification number: H03D3/00

    Abstract: 本发明的目的是提供一种能降低为了得到良好的特性而花费的劳力、时间和成本的接收机及其调整系统、方法。在接收机中具有通过调整静电电容值而使特性值变化的正交检波器,该正交检波器被构成为包含形成于半导体基板上的可变电容电路(182)、以及包括形成于半导体基板的外部的电感器(120)和电容器(122)的LC并联共振电路(20)。可通过改变可变电容电路(182)的静电电容值,来调整正交检波器的特性值。

    用于无线电设备的半导体集成电路和无线电通信设备

    公开(公告)号:CN1647399A

    公开(公告)日:2005-07-27

    申请号:CN03807962.3

    申请日:2003-02-03

    Inventor: 宫城弘

    CPC classification number: H04B1/16 H03J1/0033 H04B1/18

    Abstract: 在锁存电路21和22中设置第一和第二跟踪调整电路的调整数据。锁存电路21和22锁存的多个调整数据在不同的时间间隔分别输入到一个D/A转换器41。在D/A转换器41中所述数据被转换为直流控制电压,而所述控制电压分别保存在第一跟踪调整电路11和第二跟踪调整电路12的电压保持电路中,并调整调谐频率。获得最优调谐频率后,把此时的调谐数据写入IC内的非易失存储器,并根据存储在非易失存储器中的调谐数据把控制电压提供给每一个调谐电路。

    立体声解调器电路
    6.
    发明公开

    公开(公告)号:CN1679259A

    公开(公告)日:2005-10-05

    申请号:CN03819945.9

    申请日:2003-08-21

    Inventor: 古池刚 宫城弘

    CPC classification number: H04H40/72 H04B1/1676

    Abstract: 一种立体声解调器电路,包含至少一个噪声控制部分,当RSSI(接收电场强度)处于一个预定范围内时根据该RSSI实施一种噪声控制。该立体声解调器电路包含一个A/D变换器部分,将对应于该RSSI的信号进行A/D变换;并包含一个控制信号产生部分,当A/D变换中所得到信号的电平处于上述预定范围内时根据该信号的电平产生一个控制信号用于在噪声控制部分中进行噪声控制。控制信号产生部分包含一个偏移部分,使得从上述A/D变换中得到的信号在数字上偏移一个预定值,并按对应于噪声控制精度等级的比特数目截除一些低位比特。控制信号产生部分根据由该偏移部分得到的信号输出控制信号。

    低频衰减电路
    7.
    发明公开

    公开(公告)号:CN1663132A

    公开(公告)日:2005-08-31

    申请号:CN03814209.0

    申请日:2003-06-05

    Inventor: 古池刚 宫城弘

    CPC classification number: H04B1/005 H04B1/16 H04B1/406

    Abstract: FM/AM切换开关(31)选择FM检波信号或AM检波信号。电容(4)是为了从FM检波信号中滤除直流分量而设置的。低截止频率切换开关(33)通过控制信号从电阻Ra~Rc中选择被指示的电阻。由电容(4)及低截止频率开关(33)所选择的电阻构成高通滤波器。AM检波信号的低频分量通过该高通滤波器进行衰减。该高通滤波器的截止频率通过电阻的选择进行调整。

    噪声消除电路
    8.
    发明公开

    公开(公告)号:CN1620762A

    公开(公告)日:2005-05-25

    申请号:CN02828298.1

    申请日:2002-12-10

    Inventor: 宫城弘

    CPC classification number: H03H19/00 H03H11/26 H03H19/004 H03K5/1252

    Abstract: 一种整体模制在半导体衬底上的噪声滤波电路,用于提高滤去噪声分量的精度。该噪声滤波电路包括:高通滤波器,用于检测包含于输入信号中的噪声分量;脉冲发生电路,用于产生与检测到的噪声分量相匹配的脉冲信号;模拟延迟电路,用于使输入信号延迟预定时间长度并输出所述经过延迟的信号;以及输出电路,用于根据脉冲信号的输出定时滤去包含于该延迟信号中的噪声分量。模拟延迟电路(252)轮流使开关(51-56)导通,以在这些开关的相应时刻在每个电容(81-86)中保持输入信号的电压,以及使开关(61-66)导通,以在更新保持电压之前将其取出,从而使输入信号的输出定时延迟。

Patent Agency Ranking