通信处理装置以及通信方法
    1.
    发明公开

    公开(公告)号:CN119452630A

    公开(公告)日:2025-02-14

    申请号:CN202380050075.8

    申请日:2023-06-05

    Abstract: 实现属于相互不同的地址体系的网络的通信装置之间的通信。本实施方式的通信处理装置具备:第一通信部,从第一地址体系的第一网络中的第一通信装置接收第一通信协议的消息;通信协议处理部,在上述消息的目的地地址与上述第一通信部的第一地址一致的情况下,将表示上述第二通信装置的地址的地址信息以及上述第一通信协议的消息包含在有效载荷中,生成请求向第二地址体系的第二网络中的第二通信装置传输上述第一通信协议的消息的第二通信协议的消息;以及第二通信部,向能够与上述第二通信装置进行通信的网关装置发送上述第二通信协议的消息。

    控制系统及控制装置
    3.
    发明公开

    公开(公告)号:CN119678134A

    公开(公告)日:2025-03-21

    申请号:CN202380059118.9

    申请日:2023-10-02

    Abstract: 根据本实施方式,控制装置具备第1处理部、切换管理部和第2处理部。第1处理部基于在当前的控制周期中变更后的控制信息,执行下次的控制周期的控制。切换管理部向第1处理部发送用于指示向第1处理部切换的切换通知。第2处理部能够使用与第1软件不同的第2软件,通过规定的控制周期的反复来执行设备的控制。第2处理部在切换完成时间之前能够至少使用变更后的控制信息进行下次的控制周期中的设备的控制的情况下,开始下次的控制周期中的设备的控制,所述切换完成时间是当前处理中的控制周期结束的时刻。

    冗余化控制系统及其运算数据的传送方法

    公开(公告)号:CN102375409B

    公开(公告)日:2014-05-07

    申请号:CN201110230946.3

    申请日:2011-08-12

    CPC classification number: G05B9/03 G05B19/0428 G05B2219/24187

    Abstract: 本发明涉及冗余化控制系统及其运算数据的传送方法,该传送方法具备:生成第一运算数据,使用返送时的错误检测用的第一生成算法,生成第一生成数据的步骤;生成第二运算数据,使用错误检测用的第二生成算法,生成第二生成数据的步骤;相互将第一/第二运算数据进行比较对照的步骤;发送包括一致的运算数据和第一/第二生成数据的传送数据的步骤;在接收装置中,根据运算数据和预先设定的第一/第二生成算法,生成第三/第四生成数据的步骤;将第一/第三生成数据进行比较对照并将第一/第三生成数据进行比较对照,检测接收到的运算数据的错误的步骤。

    存储器故障诊断装置、存储器故障诊断方法

    公开(公告)号:CN103714861A

    公开(公告)日:2014-04-09

    申请号:CN201210585230.X

    申请日:2012-12-28

    CPC classification number: G11C29/10 G11C29/56008 G11C2029/5604

    Abstract: 本发明的目的在于,提供一种使用预先设定的控制周期内的应用执行后的间隔时间,用最小时间进行存储器的故障诊断,使得诊断对象区域的存储器全部故障诊断时间成为最小的存储器故障诊断装置和存储器故障诊断方法。存储器的区域具备诊断区域(41)和非诊断区域(42),诊断区域被分割成各个区域不重叠的多个行区域,并且,各个行区域被分割成各自不重叠的多个单元区域,存储器故障诊断方法为2级的诊断,具备:针对行区域内的1组单元区域的全部组合的单元区域间进行诊断的行区域内诊断步骤;和针对诊断区域内的1组行区域的全部组合的行区域间进行诊断的行区域间诊断步骤,将行区域尺寸设置成使行区域内诊断时间与行区域间诊断时间相等。

    时钟诊断电路
    7.
    发明授权

    公开(公告)号:CN103208979B

    公开(公告)日:2015-09-16

    申请号:CN201210365714.3

    申请日:2012-09-27

    CPC classification number: H03K5/19 G06F1/04

    Abstract: 一种时钟诊断电路,具备:延迟电路,使时钟延迟时钟脉冲宽度以下的规定时间;整数倍延迟电路,使从延迟电路输出的延迟时钟延迟规定的周期数倍;第一“异”电路,利用延迟时钟将时钟编码;第二“异”电路,利用整数倍延迟电路的输出将第一“异”电路的输出解码;以及比较电路,比较时钟和第二“异”电路的输出,检测时钟的异常。

    冗余化控制系统及其运算数据的传送方法

    公开(公告)号:CN102375409A

    公开(公告)日:2012-03-14

    申请号:CN201110230946.3

    申请日:2011-08-12

    CPC classification number: G05B9/03 G05B19/0428 G05B2219/24187

    Abstract: 本发明涉及冗余化控制系统及其运算数据的传送方法,该传送方法具备:生成第一运算数据,使用返送时的错误检测用的第一生成算法,生成第一生成数据的步骤;生成第二运算数据,使用错误检测用的第二生成算法,生成第二生成数据的步骤;相互将第一/第二运算数据进行比较对照的步骤;发送包括一致的运算数据和第一/第二生成数据的传送数据的步骤;在接收装置中,根据运算数据和预先设定的第一/第二生成算法,生成第三/第四生成数据的步骤;将第一/第三生成数据进行比较对照并将第一/第三生成数据进行比较对照,检测接收到的运算数据的错误的步骤。

Patent Agency Ranking