-
公开(公告)号:CN1838430A
公开(公告)日:2006-09-27
申请号:CN200610059212.2
申请日:2006-03-15
Applicant: 株式会社东芝
IPC: H01L29/49 , H01L29/78 , H01L27/092
CPC classification number: H01L21/823835 , H01L21/823842 , H01L21/823857 , H01L21/84 , H01L27/1203 , H01L29/785
Abstract: 用半导体衬底以及提供在半导体衬底上的p型MIS晶体管和n型MIS晶体管,制作了一种MIS型半导体器件,此p型MIS晶体管包括由锗以及选自钽、钒、铌的一种元素所构成的栅电极。
-
公开(公告)号:CN102708073A
公开(公告)日:2012-10-03
申请号:CN201110274966.0
申请日:2011-09-16
Applicant: 株式会社东芝
IPC: G06F13/16
CPC classification number: H04L49/253 , G06F3/0605 , G06F3/0635 , G06F3/0656 , G06F3/0658 , G06F3/0683 , H04L12/6418 , H04L45/74
Abstract: 本发明提供一种存储装置、存储系统以及数据处理方法。根据一个实施方式,存储装置包括具备多个输入端口、多个输出端口、选择器、包控制器以及存储器的多个存储器节点。上述选择器将输入到上述输入端口的包输出到上述输出端口。上述包控制器控制上述选择器的输出。上述存储器存储数据。上述存储器节点彼此之间通过上述输入端口以及上述输出端口相互地连接。上述存储器节点具有由物理位置确定的物理地址。上述包控制器在接收了不是发给自身的存储器节点的包的情况下,根据至少包含上述包的发送目的地地址和上述自身的存储器节点的地址的信息,切换输出上述包的上述输出端口。
-
公开(公告)号:CN102708073B
公开(公告)日:2017-03-01
申请号:CN201110274966.0
申请日:2011-09-16
Applicant: 株式会社东芝
IPC: G06F13/16
CPC classification number: H04L49/253 , G06F3/0605 , G06F3/0635 , G06F3/0656 , G06F3/0658 , G06F3/0683 , H04L12/6418 , H04L45/74
Abstract: 本发明提供一种存储装置、存储系统以及数据处理方法。根据一个实施方式,存储装置包括具备多个输入端口、多个输出端口、选择器、包控制器以及存储器的多个存储器节点。上述选择器将输入到上述输入端口的包输出到上述输出端口。上述包控制器控制上述选择器的输出。上述存储器存储数据。上述存储器节点彼此之间通过上述输入端口以及上述输出端口相互地连接。上述存储器节点具有由物理位置确定的物理地址。上述包控制器在接收了不是发给自身的存储器节点的包的情况下,根据至少包含上述包的发送目的地地址和上述自身的存储器节点的地址的信息,切换输出上述包的上述输出端口。
-
-