可编程逻辑电路装置和可编程逻辑电路重配置方法

    公开(公告)号:CN1725642A

    公开(公告)日:2006-01-25

    申请号:CN200510066820.1

    申请日:2005-04-26

    CPC classification number: H03K19/17752

    Abstract: 一种可编程逻辑电路装置包括动态切换和操作多个电路块的可编程逻辑电路。这些电路块包括执行分支处理的分支电路块和有选择地对分支电路块所得到的数据进行多种处理的多个子电路块。该装置还包括存储单元,它存储分支电路块所得到的数据以及被输入了该数据的子电路块的标识符。标识符与数据相关联。该装置还包括控制器,它使得可编程逻辑电路在处理存储单元中所存储的数据时,处理与与正在可编程逻辑电路中运行的子电路块的标识符相同的标识符相关联的数据优先于处理与其他子电路块的标识符相关联的数据。

    逻辑电路装置
    2.
    发明授权

    公开(公告)号:CN1700601B

    公开(公告)日:2010-10-13

    申请号:CN200510072637.2

    申请日:2005-05-17

    Abstract: 可编程逻辑电路是基于电路数据的可变电路组件。电路数据存储器存储多个电路数据和性能要求。特性数据存储器存储每个可编程逻辑电路的特性数据。控制单元计算多个可编程逻辑电路的最小电压以执行基于性能要求的多个电路数据,并有选择地将多个电路数据分配给多个可编程逻辑电路以便使分配给每个可编程逻辑电路的电路数据的性能要求落在最小电压下可编程逻辑电路的工作范围之内。提供单元为多个可编程逻辑电路提供最小电压。

    逻辑电路装置以及可编程逻辑电路的工作方法

    公开(公告)号:CN100414840C

    公开(公告)日:2008-08-27

    申请号:CN200410079888.9

    申请日:2004-09-23

    CPC classification number: G06F17/5054

    Abstract: 一种逻辑电路装置,包括:存储分别与多个单位电路有关的电路构成信息的电路构成信息存储器;在工作中使用上述电路构成信息可以对电路构成进行再构成的可编程逻辑电路;把与上述单位电路的各自处理有关的输入数据和输出数据存储在上述各单位电路的每个中的处理数据存储器;和监视与上述单位电路的各自处理有关的上述输入数据的、存入处理数据存储器的存储量,并把上述可编程逻辑电路的电路构成变更为满足以下的(A)和(B)的条件的单位电路的电路构成的控制单元:(A)与该单位电路的处理有关的输入数据的存储量超过第1阈值;(B)该单位电路与在上述可编程逻辑电路上现在构成的单位电路不同。

    逻辑电路装置以及可编程逻辑电路的工作方法

    公开(公告)号:CN1601904A

    公开(公告)日:2005-03-30

    申请号:CN200410079888.9

    申请日:2004-09-23

    CPC classification number: G06F17/5054

    Abstract: 一种逻辑电路装置,包括:存储分别与多个单位电路有关的电路构成信息的电路构成信息存储器;在工作中使用上述电路构成信息可以对电路构成进行再构成的可编程逻辑电路;把与上述各电路有关的输入数据和输出数据存储在每个上述各电位电路中的处理数据存储器;对上述各电路的每个监视对上述处理数据存储器的上述输入或者输出数据中的至少一方的存储量,当这些存储量满足某一条件时,变更上述可编程逻辑电路的电路构成的控制单元。在用可编程逻辑电路来分时地使多个单位电路工作时,可以自动地分配各单位电路所需要的处理能力。

    逻辑电路装置
    5.
    发明公开

    公开(公告)号:CN1700601A

    公开(公告)日:2005-11-23

    申请号:CN200510072637.2

    申请日:2005-05-17

    Abstract: 可编程逻辑电路是基于电路数据的可变电路组件。电路数据存储器存储多个电路数据和性能要求。特性数据存储器存储每个可编程逻辑电路的特性数据。控制单元计算多个可编程逻辑电路的最小电压以执行基于性能要求的多个电路数据,并有选择地将多个电路数据分配给多个可编程逻辑电路以便使分配给每个可编程逻辑电路的电路数据的性能要求落在最小电压下可编程逻辑电路的工作范围之内。提供单元为多个可编程逻辑电路提供最小电压。

    处理器、运算处理方法和优先度决定方法

    公开(公告)号:CN1517869A

    公开(公告)日:2004-08-04

    申请号:CN200410002072.6

    申请日:2004-01-09

    Abstract: 本发明相关的处理器具备以下部件:数据处理部件将对某数据时间分割为至少一个以上的处理作为执行单位,对每个该执行单位执行处理;第1存储部件针对预先决定的执行单位存储在该执行单位的处理中使用的数据;第2存储部件存储使用从第1存储部件取得的数据进行了该执行单位的处理后的处理结果,同时在有使用该存储的处理结果的其他执行单位的情况下,存储在该其他执行单位的处理中使用的数据;执行单位判断部件判断第1存储部件是否保持了用于执行单位的处理的数据、以及第2存储部件是否具有存储执行单位的处理结果的空区域;执行单位决定部件根据执行单位判断部件的判断结果,从多个执行单位中决定下一个应该启动的执行单位。

Patent Agency Ranking