一种生成低失真度的低频正弦信号的装置及方法

    公开(公告)号:CN102882517B

    公开(公告)日:2014-12-31

    申请号:CN201210089796.3

    申请日:2012-03-30

    Abstract: 本发明公布了一种生成低失真度的低频正弦信号的装置及方法,现有技术存在生成低频信号时频率抖动大、失真度大的问题,本发明的硬件包括晶振,FPGA,ROM存储表,D/A转换器。具体方法是:以幅度量化值的整数点为采样点进行采样得到采样点相位值数据并保存该点的幅度量化值;由硬件平台生成低频正弦信号,时钟输入经锁相环产生FPGA处理核心中频率字累加器的时钟信号,频率字累加器进行频率字累加运算,并比较当前频率字累加值与下一个待D/A转换的采样点的相位量化值,以此控制D/A转换和读取ROM中的数据,在D/A转换器的输出端得到所需的低频正弦信号,本发明减小了生成波形的频率抖动,减小了失真度和波形存储器的容量。

    一种基于以太网接口的可级联景观照明控制系统与方法

    公开(公告)号:CN102625539B

    公开(公告)日:2014-05-28

    申请号:CN201210089803.X

    申请日:2012-03-30

    Abstract: 本发明公布了一种基于以太网接口的可级联景观照明控制系统与方法,传统的灯光控制系统接口单一,控制信号实时性差,控制方式死板,受控灯具数量受控制器接口数的限制较大。本发明每个控制器通过以太网接口接收来自PC机的灯光控制信号,实时处理有效数据并将控制信号通过控制器上的灯具接口电路实时传输至相应的灯具做出相应动作,并同时将不属于本级控制器的控制信号通过另一以太网接口发送到下级控制器以达到PC机对多级控制器的同步控制。本发明不仅可以提高灯光控制系统的实时性,且系统可级联的特性使其在不同景观照明项目中对灯具数量的选择更具灵活性。

    一种生成低失真度的低频正弦信号的装置及方法

    公开(公告)号:CN102882517A

    公开(公告)日:2013-01-16

    申请号:CN201210089796.3

    申请日:2012-03-30

    Abstract: 本发明公布了一种生成低失真度的低频正弦信号的装置及方法,现有技术存在生成低频信号时频率抖动大、失真度大的问题,本发明的硬件包括晶振,FPGA,ROM存储表,D/A转换器。具体方法是:以幅度量化值的整数点为采样点进行采样得到采样点相位值数据并保存该点的幅度量化值;由硬件平台生成低频正弦信号,时钟输入经锁相环产生FPGA处理核心中频率字累加器的时钟信号,频率字累加器进行频率字累加运算,并比较当前频率字累加值与下一个待D/A转换的采样点的相位量化值,以此控制D/A转换和读取ROM中的数据,在D/A转换器的输出端得到所需的低频正弦信号,本发明减小了生成波形的频率抖动,减小了失真度和波形存储器的容量。

    一种基于以太网接口的可级联景观照明控制系统与方法

    公开(公告)号:CN102625539A

    公开(公告)日:2012-08-01

    申请号:CN201210089803.X

    申请日:2012-03-30

    Abstract: 本发明公布了一种基于以太网接口的可级联景观照明控制系统与方法,传统的灯光控制系统接口单一,控制信号实时性差,控制方式死板,受控灯具数量受控制器接口数的限制较大。本发明每个控制器通过以太网接口接收来自PC机的灯光控制信号,实时处理有效数据并将控制信号通过控制器上的灯具接口电路实时传输至相应的灯具做出相应动作,并同时将不属于本级控制器的控制信号通过另一以太网接口发送到下级控制器以达到PC机对多级控制器的同步控制。本发明不仅可以提高灯光控制系统的实时性,且系统可级联的特性使其在不同景观照明项目中对灯具数量的选择更具灵活性。

    一种改进型DDS信号发生器及其信号发生方法

    公开(公告)号:CN102497205A

    公开(公告)日:2012-06-13

    申请号:CN201110384207.X

    申请日:2011-11-28

    Abstract: 本发明公布了一种改进型DDS信号发生器及其信号发生方法。目前DDS信号发生器要产生低频频率信号和实现低频率步进,需要使用很大的存储空间。本发明中DDS信号发生器包括晶振、FPGA、SRAM和D/A转换器。FPGA接收晶振输入的时钟信号和外部输入的频率字,FPGA进行处理后输入至SRAM,SRAM的输出与D/A转换器信号连接。FPGA由锁相环、相位累加器和除法器组成;锁相环接收晶振输入的时钟信号,锁相环输出的信号作为相位累加器的时钟,相位累加器接收外部输入的频率字,相位累加器的输出作为除法器的输入,除法器输出信号作为FPGA的输出。本发明减小了波形存储器的容量,降低了频率步进值。

    一种改进型DDS信号发生器及其信号发生方法

    公开(公告)号:CN102497205B

    公开(公告)日:2013-09-18

    申请号:CN201110384207.X

    申请日:2011-11-28

    Abstract: 本发明公布了一种改进型DDS信号发生器及其信号发生方法。目前DDS信号发生器要产生低频频率信号和实现低频率步进,需要使用很大的存储空间。本发明中DDS信号发生器包括晶振、FPGA、SRAM和D/A转换器。FPGA接收晶振输入的时钟信号和外部输入的频率字,FPGA进行处理后输入至SRAM,SRAM的输出与D/A转换器信号连接。FPGA由锁相环、相位累加器和除法器组成;锁相环接收晶振输入的时钟信号,锁相环输出的信号作为相位累加器的时钟,相位累加器接收外部输入的频率字,相位累加器的输出作为除法器的输入,除法器输出信号作为FPGA的输出。本发明减小了波形存储器的容量,降低了频率步进值。

    一种改进型DDS信号发生器

    公开(公告)号:CN202334494U

    公开(公告)日:2012-07-11

    申请号:CN201120480848.0

    申请日:2011-11-28

    Abstract: 本实用新型公布了一种改进型DDS信号发生器。目前DDS信号发生器要产生低频频率信号和实现低频率步进,需要使用很大的存储空间。本实用新型包括晶振、FPGA、SRAM和D/A转换器。FPGA接收晶振输入的时钟信号和外部输入的频率字,FPGA进行处理后输入至SRAM,SRAM的输出与D/A转换器信号连接。FPGA由锁相环、相位累加器和除法器组成;锁相环接收晶振输入的时钟信号,锁相环输出的信号作为相位累加器的时钟,相位累加器接收外部输入的频率字,相位累加器的输出作为除法器的输入,除法器输出信号作为FPGA的输出。本实用新型减小了波形存储器的容量,降低了频率步进值。

    一种基于以太网接口的可级联景观照明控制系统

    公开(公告)号:CN202524614U

    公开(公告)日:2012-11-07

    申请号:CN201220128357.4

    申请日:2012-03-30

    CPC classification number: Y02B20/42

    Abstract: 本实用新型公布了一种基于以太网接口的可级联景观照明控制系统,传统的灯光控制系统接口单一,控制信号实时性差,控制方式死板,受控灯具数量受控制器接口数的限制较大。本实用新型每个控制器通过以太网接口接收来自PC机的灯光控制信号,实时处理有效数据并将控制信号通过控制器上的灯具接口电路实时传输至相应的灯具做出相应动作,并同时将不属于本级控制器的控制信号通过另一以太网接口发送到下级控制器以达到PC机对多级控制器的同步控制。本实用新型不仅可以提高灯光控制系统的实时性,且系统可级联的特性使其在不同景观照明项目中对灯具数量的选择更具灵活性。

    基于嵌入式处理器的分布式工控系统

    公开(公告)号:CN202522911U

    公开(公告)日:2012-11-07

    申请号:CN201220144391.0

    申请日:2012-04-09

    CPC classification number: Y02P90/02

    Abstract: 本实用新型公开了一种基于嵌入式处理器的分布式工控系统,现有技术硬件系统复杂,成本高,本实用新型基于嵌入式处理器的分布式工控系统通过LCD触摸显示器输入操作命令,主控制系统将操作命令数据打包并通过总线发送给指定的从控制系统,从控制系统接收到数据包后,解析出数据包中的操作命令后做相应的命令操作。控制系统将操作过程通过总线实时传送给主控制系统,主控制系统将反馈的数据通过显示器显示给用户。新加入的从控制系统通过总线广播方式向主控制系统申请一个地址,主控制系统接收到请求后生成一个新地址,通过总线广播方式将新地址分配给新加入的从控制系统。本实用新型降低了硬件开发调试难度,增加了系统稳定性,降低了成本。

Patent Agency Ranking