一种主机与基板管理控制器共享设备的方法

    公开(公告)号:CN103150279B

    公开(公告)日:2015-05-06

    申请号:CN201310114195.8

    申请日:2013-04-02

    Abstract: 本发明提供了一种主机与基板管理控制器共享设备的方法。在基板管理控制器中集成IO共享设备;多个设备间采用标准的WishBone总线协议,通过WishBone交叉开关实现互连通信;主机通过基板管理控制器上行的LPC总线对共享设备进行访问,上行LPC总线接口与共享设备之间通过WishBone接口实现通讯;执行地址空间组织,其中共享设备具有两套独立的访问地址空间,主机和基板管理控制器通过地址空间重映射的方式分别采用不同的地址空间对共享设备进行访问;执行兼容式的主机访问,其中共享设备地址兼容legacy IO,同时部分非Legacy IO可见设备通过标准的IPMI协议进行访问。在兼容LPC总线规范的前提下,修改LPC总线应答,将延迟容忍的上限增加,同时设置超时机制,防止总线挂死。

    一种基于标准PCIe上行端口的IO扩展架构方法

    公开(公告)号:CN103176930A

    公开(公告)日:2013-06-26

    申请号:CN201310113269.6

    申请日:2013-04-02

    Abstract: 本发明提供了一种基于标准PCIe上行端口的IO扩展架构方法。使用标准PCIe上行端口的分层多级总线扩展,第一级为PCIe总线,第二级为PCI总线,第三级为传统总线,其中BIOS挂在传统总线下;通过带外的同步串行通路注入申威处理器所需的初始配置和初始执行代码,初始执行代码只需一次深度优先的枚举,就完成了传统设备的访问通路构建,使得申威处理器可以快速获取BIOS内容;通过带外的同步串行通路,可向CPU发出不可屏蔽中断,用于睡眠状态下的唤醒等目的。

    管道式串行接口闪存访问装置

    公开(公告)号:CN103150262A

    公开(公告)日:2013-06-12

    申请号:CN201310112919.5

    申请日:2013-04-02

    Abstract: 本发明提供了一种管道式串行接口闪存访问装置。所述管道式串行接口闪存访问装置通过实现特定的管道硬件逻辑,并按自定义的管道访问协议来实现对串行接口闪存的管道方式访问。所述管道式串行接口闪存访问装置通过提供一个只有2字节I/O空间的访问界面,就可实现串行接口闪存的读、写、擦除等各种操作,并配合相应的仲裁机制,提供了离线、带内以及带外三种访问方法,为硬件系统设计时从多个途径访问串行接口闪存提供很大的灵活性,并且能够降低串行接口闪存的系统研发成本和调试周期。

    多缓存数据一致性的处理方法及主存处理机

    公开(公告)号:CN101470669A

    公开(公告)日:2009-07-01

    申请号:CN200710305692.0

    申请日:2007-12-28

    Abstract: 一种多缓存数据一致性的处理方法及主存处理机。所述多缓存数据一致性的处理方法包括:请求处理机在获取数据块操作指令后,若对应的缓存中所述数据块的数据副本状态显示无所述数据块的数据副本时,向主存处理机发出相应的获取数据副本操作请求;若所述数据块状态显示主存无所述数据块的最新数据副本,主存处理机向所述数据块当前状态记载的具有最新数据副本的缓存对应的响应处理机转发所述操作请求,并将所述数据块状态更新为所述操作请求成功后的状态,所述主存处理机通过具有保序传送特性的虚通道向所述响应处理机转发所述操作请求。所述多缓存数据一致性的处理方法及主存处理机解决了系统活锁、饥饿,减少冲突时传输消息数量,提高系统性能。

    一种基于标准PCIe上行端口的IO扩展架构方法

    公开(公告)号:CN103176930B

    公开(公告)日:2015-08-12

    申请号:CN201310113269.6

    申请日:2013-04-02

    Abstract: 本发明提供了一种基于标准PCIe上行端口的IO扩展架构方法。使用标准PCIe上行端口的分层多级总线扩展,第一级为PCIe总线,第二级为PCI总线,第三级为传统总线,其中BIOS挂在传统总线下;通过带外的同步串行通路注入申威处理器所需的初始配置和初始执行代码,初始执行代码只需一次深度优先的枚举,就完成了传统设备的访问通路构建,使得申威处理器可以快速获取BIOS内容;通过带外的同步串行通路,可向CPU发出不可屏蔽中断,用于睡眠状态下的唤醒等目的。

    管道式串行接口闪存访问装置

    公开(公告)号:CN103150262B

    公开(公告)日:2015-08-12

    申请号:CN201310112919.5

    申请日:2013-04-02

    Abstract: 本发明提供了一种管道式串行接口闪存访问装置。所述管道式串行接口闪存访问装置通过实现特定的管道硬件逻辑,并按自定义的管道访问协议来实现对串行接口闪存的管道方式访问。所述管道式串行接口闪存访问装置通过提供一个只有2字节I/O空间的访问界面,就可实现串行接口闪存的读、写、擦除等各种操作,并配合相应的仲裁机制,提供了离线、带内以及带外三种访问方法,为硬件系统设计时从多个途径访问串行接口闪存提供很大的灵活性,并且能够降低串行接口闪存的系统研发成本和调试周期。

    指令处理装置和处理器、指令翻译装置和方法

    公开(公告)号:CN102446112B

    公开(公告)日:2015-05-20

    申请号:CN201010508848.7

    申请日:2010-10-12

    CPC classification number: Y02D10/41

    Abstract: 一种指令处理装置和处理器、指令翻译装置和方法,所述指令处理装置用于处理目标指令,所述目标指令由二进制码表示,用于求逻辑表达式的运算结果,所述目标指令包括所述逻辑表达式的真值表中逻辑表达式的值和操作数,以及目标操作数,所述逻辑表达式的操作数至少为二个;所述指令处理装置包括:解析单元,用于解析所述目标指令,获取所述真值表中逻辑表达式的值和操作数以及目标操作数;多路选择单元,根据所述真值表中逻辑表达式的值和操作数输出逻辑运算的结果至所述目标操作数。本发明的指令处理装置和处理器、指令翻译装置和方法,加快了处理器处理逻辑运算的效率,提高了处理器的应用性能,有效的降低了处理器的功耗。

    激光驱动器及其温度补偿电路

    公开(公告)号:CN101453270B

    公开(公告)日:2013-04-24

    申请号:CN200710171717.2

    申请日:2007-12-04

    Abstract: 一种激光驱动器及其温度补偿电路,所述温度补偿电路包括:基准电压产生单元,产生随温度升高而增大的基准电压;基准电流产生单元,连接所述基准电压产生单元,输出随基准电压增大而增大的基准电流;参考电压产生单元,产生随温度升高而增大的参考电压;补偿电流产生单元,连接所述参考电压产生单元,根据参考电压获得补偿阈值温度,并在温度高于或等于补偿阈值温度时输出补偿电流,所述基准电流与补偿电流叠加形成基准调制电流。所述激光驱动器包括温度补偿电路和偏置电流调节电路。通过温度补偿电路补偿激光器的调制电流可以使激光器输出的光信号具有恒定消光比,通过偏置电流调节电路补偿激光器的偏置电流可以使激光器获得稳定的输出光功率。

    指令处理装置和处理器、指令翻译装置和方法

    公开(公告)号:CN102446112A

    公开(公告)日:2012-05-09

    申请号:CN201010508848.7

    申请日:2010-10-12

    CPC classification number: Y02D10/41

    Abstract: 一种指令处理装置和处理器、指令翻译装置和方法,所述指令处理装置用于处理目标指令,所述目标指令由二进制码表示,用于求逻辑表达式的运算结果,所述目标指令包括所述逻辑表达式的真值表中逻辑表达式的值和操作数,以及目标操作数,所述逻辑表达式的操作数至少为二个;所述指令处理装置包括:解析单元,用于解析所述目标指令,获取所述真值表中逻辑表达式的值和操作数以及目标操作数;多路选择单元,根据所述真值表中逻辑表达式的值和操作数输出逻辑运算的结果至所述目标操作数。本发明的指令处理装置和处理器、指令翻译装置和方法,加快了处理器处理逻辑运算的效率,提高了处理器的应用性能,有效的降低了处理器的功耗。

    一种主机与基板管理控制器共享设备的方法

    公开(公告)号:CN103150279A

    公开(公告)日:2013-06-12

    申请号:CN201310114195.8

    申请日:2013-04-02

    Abstract: 本发明提供了一种主机与基板管理控制器共享设备的方法。在基板管理控制器中集成IO共享设备;多个设备间采用标准的WishBone总线协议,通过WishBone交叉开关实现互连通信;主机通过基板管理控制器上行的LPC总线对共享设备进行访问,上行LPC总线接口与共享设备之间通过WishBone接口实现通讯;执行地址空间组织,其中共享设备具有两套独立的访问地址空间,主机和基板管理控制器通过地址空间重映射的方式分别采用不同的地址空间对共享设备进行访问;执行兼容式的主机访问,其中共享设备地址兼容legacy IO,同时部分非Legacy IO可见设备通过标准的IPMI协议进行访问。在兼容LPC总线规范的前提下,修改LPC总线应答,将延迟容忍的上限增加,同时设置超时机制,防止总线挂死。

Patent Agency Ranking