一种基于复数混频器可调超低相位噪声取样锁相电路

    公开(公告)号:CN118337204A

    公开(公告)日:2024-07-12

    申请号:CN202410756683.7

    申请日:2024-06-13

    Abstract: 本发明公开了一种基于复数混频器可调超低相位噪声取样锁相电路,该电路包括:100M恒温晶振(OCXO)、取样鉴相器、低通滤波器、介质振荡器、耦合器、倍频器、带通滤波器、复数调制器、放大器、控制器FPGA、DDS以及正交功分器。该电路采用SRD结构的模拟鉴相器和介质振荡器作为振荡器,实现超低的相位噪声,将DDS输出信号经过正交功分器转换为正交的两路IQ信号,采用复数调制器与正交的两路IQ信号进行正交调制,巧妙的剔除镜频信号F1‑IF、以及本振泄露既缩小了电路体积又提升了频谱纯度,内嵌DDS作为细步进输出,实现了模拟取样振荡器的细步进可调输出。克服了传统锁相环的局限性。

    一种基于多路切换的宽带中频采集方法及系统

    公开(公告)号:CN118921298A

    公开(公告)日:2024-11-08

    申请号:CN202411157975.5

    申请日:2024-08-22

    Inventor: 彭良广 张少春

    Abstract: 本发明提供了一种基于多路切换的宽带中频采集方法及系统,涉及中频信号分析技术领域,应用于实时分析带宽比较多的频谱分析仪上,根据配置不同的AD采集子卡选择不同的采样率,根据采样率计算得到待采集信号的频率以及最大带宽,并根据待采集信号的频率以及最大带宽控制多路中频切换电路输出对应中频信号,不仅可以避免高速ADC位数过高而带宽不够的问题,还可以有利于扩展系统分析的带宽。

    一种FPGA升级bit的特殊处理方法
    3.
    发明公开

    公开(公告)号:CN118535190A

    公开(公告)日:2024-08-23

    申请号:CN202410600111.X

    申请日:2024-05-15

    Abstract: 本发明公开了一种FPGA升级bit的特殊处理方法,该方法通过对FPGA bit中的bit起始同步字AA995566在bit文件中的位置进行特殊处理,来保证在升级过程中出现任何异常情况下,都不会出现golden iamage bit跳转updata image bit陷入死循环的异常情况。从而保证在FPGA升级过程中出现异常情况之后,设备从新上电开机能够加载golden image bit最小系统,软件可以找到和FPGA之间的通信接口,进行新的一次FPGA bit升级,如果在写入最后同步字之前FPGA升级过程出现异常导致bit数据错误,设备在关机并从新上电之后,golden image bit自动跳转到updata image bit时,FPGA会在watch dog的作用下fallback回去加载golden iamge bit,该方法方便有效,同时有助于节约时间与人力成本,提高工作效率。

    一种蜗轮蜗杆自锁式锁紧条

    公开(公告)号:CN222208812U

    公开(公告)日:2024-12-20

    申请号:CN202421137667.1

    申请日:2024-05-23

    Abstract: 本实用新型涉及电子设备技术领域,公开了一种蜗轮蜗杆自锁式锁紧条,它包括具有容纳腔的安装座,容纳腔内转动安装有蜗杆,蜗杆的两端分别贯穿容纳腔上对应的内壁,容纳腔内还转动安装有与蜗杆啮合的蜗轮,蜗轮上沿其径向一体成型有凸轮,蜗杆用于控制凸轮进出容纳腔。本实用新型的有益效果是:通过利用涡轮蜗杆的传动原理以及凸轮结构实现高度方向的顶升效果,同时涡轮蜗杆结构本身属于单向传动,即运动只能由蜗杆传递给涡轮,因此结构具有良好的自锁性,适于在高频周期振动中使用。

    频谱分析仪
    5.
    外观设计

    公开(公告)号:CN308995434S

    公开(公告)日:2024-12-10

    申请号:CN202430332961.7

    申请日:2024-05-31

    Abstract: 1.本外观设计产品的名称:频谱分析仪。
    2.本外观设计产品的用途:本外观设计产品用于无线电频谱采集、监测、测量与分析。
    3.本外观设计产品的设计要点:在于形状。
    4.最能表明设计要点的图片或照片:立体图1。
    5.本外观设计产品的底面为使用时不容易看到或看不到的部位,省略仰视图。

Patent Agency Ranking