-
公开(公告)号:CN110417405B
公开(公告)日:2024-09-06
申请号:CN201910242357.3
申请日:2019-03-28
申请人: 意法半导体国际有限公司
摘要: 一种PLL包括接收输入信号和反馈信号并且产生控制信号的相位频率检测器(PFD)。电荷泵接收控制信号并且产生初始VCO控制。环路滤波器基于初始VCO控制生成精细VCO控制和中间输出。粗略控制电路包括:积分器,该积分器具有接收中间输出的第一输入、第二输入,并且生成粗略VCO控制;将参考电压耦合到第二输入的第一开关;对积分器的输出进行缓冲的缓冲器;以及将积分器的输出耦合到积分器的第二输入的第二开关。VCO接收精细VCO控制和粗略VCO控制,并且生成具有基于精细VCO控制和粗略VCO控制的频率的输出信号。反馈路径接收输出信号并且产生反馈信号。
-
公开(公告)号:CN108664067B
公开(公告)日:2021-06-04
申请号:CN201710258753.6
申请日:2017-04-19
申请人: 意法半导体国际有限公司
IPC分类号: G05F1/56
摘要: 本公开涉及具有高带宽和电源抑制的低泄漏低压差稳压器。例如,一种低压差稳压器,该低压差稳压器在中间节点处产生输出。电阻式分压器耦合在该中间节点与地之间,并且向该低压差稳压器提供反馈信号。晶体管具有耦合至该中间节点的第一导电端子以及耦合至输出节点的第二导电端子。第一阻抗耦合至该输出节点,第一开关选择性地将该第一阻抗耦合至电源节点,第二阻抗耦合至该输出节点,并且第二开关选择性地将该第二阻抗耦合至接地节点。控制电路耦合至该晶体管的控制端子并且耦合至该第一和第二开关的控制端子。该控制电路通过以下方式将电子设备切换至断电模式:关断晶体管,闭合该第一和第二开关,以及关断该低压差稳压器。
-
公开(公告)号:CN110417405A
公开(公告)日:2019-11-05
申请号:CN201910242357.3
申请日:2019-03-28
申请人: 意法半导体国际有限公司
摘要: 一种PLL包括接收输入信号和反馈信号并且产生控制信号的相位频率检测器(PFD)。电荷泵接收控制信号并且产生初始VCO控制。环路滤波器基于初始VCO控制生成精细VCO控制和中间输出。粗略控制电路包括:积分器,该积分器具有接收中间输出的第一输入、第二输入,并且生成粗略VCO控制;将参考电压耦合到第二输入的第一开关;对积分器的输出进行缓冲的缓冲器;以及将积分器的输出耦合到积分器的第二输入的第二开关。VCO接收精细VCO控制和粗略VCO控制,并且生成具有基于精细VCO控制和粗略VCO控制的频率的输出信号。反馈路径接收输出信号并且产生反馈信号。
-
公开(公告)号:CN115412027A
公开(公告)日:2022-11-29
申请号:CN202210585722.2
申请日:2022-05-26
申请人: 意法半导体国际有限公司
发明人: K·K·特亚吉
摘要: 公开了具有高Q因子调谐组的压控振荡器。压控振荡器(VCO)具有VCO核和调谐组。调谐组包括第一调谐电容器和第二调谐电容器。主开关耦合在第一调谐电容器和第二调谐电容器之间。调谐组还包括控制开关,控制开关接收控制信号以选择性地激活调谐组。主开关接收电平移位控制信号以激活调谐组。
-
公开(公告)号:CN108664067A
公开(公告)日:2018-10-16
申请号:CN201710258753.6
申请日:2017-04-19
申请人: 意法半导体国际有限公司
IPC分类号: G05F1/56
摘要: 本公开涉及具有高带宽和电源抑制的低泄漏低压差稳压器。例如,一种低压差稳压器,该低压差稳压器在中间节点处产生输出。电阻式分压器耦合在该中间节点与地之间,并且向该低压差稳压器提供反馈信号。晶体管具有耦合至该中间节点的第一导电端子以及耦合至输出节点的第二导电端子。第一阻抗耦合至该输出节点,第一开关选择性地将该第一阻抗耦合至电源节点,第二阻抗耦合至该输出节点,并且第二开关选择性地将该第二阻抗耦合至接地节点。控制电路耦合至该晶体管的控制端子并且耦合至该第一和第二开关的控制端子。该控制电路通过以下方式将电子设备切换至断电模式:关断晶体管,闭合该第一和第二开关,以及关断该低压差稳压器。
-
公开(公告)号:CN206877187U
公开(公告)日:2018-01-12
申请号:CN201720418348.1
申请日:2017-04-19
申请人: 意法半导体国际有限公司
IPC分类号: G05F1/46
摘要: 本公开涉及一种电子设备,例如,一种低压差稳压器,该低压差稳压器在中间节点处产生输出。电阻式分压器耦合在该中间节点与地之间,并且向该低压差稳压器提供反馈信号。晶体管具有耦合至该中间节点的第一导电端子以及耦合至输出节点的第二导电端子。第一阻抗耦合至该输出节点,第一开关选择性地将该第一阻抗耦合至电源节点,第二阻抗耦合至该输出节点,并且第二开关选择性地将该第二阻抗耦合至接地节点。控制电路耦合至该晶体管的控制端子并且耦合至该第一和第二开关的控制端子。该控制电路通过以下方式将电子设备切换至断电模式:关断晶体管,闭合该第一和第二开关,以及关断该低压差稳压器。(ESM)同样的发明创造已同日申请发明专利
-
公开(公告)号:CN209982465U
公开(公告)日:2020-01-21
申请号:CN201920406868.X
申请日:2019-03-28
申请人: 意法半导体国际有限公司
摘要: 本公开的实施例提供了一种锁相环和用于锁相环的控制电路。该锁相环包括接收输入信号和反馈信号并且产生控制信号的相位频率检测器(PFD)。电荷泵接收控制信号并且产生初始VCO控制。环路滤波器基于初始VCO控制生成精细VCO控制和中间输出。粗略控制电路包括:积分器,该积分器具有接收中间输出的第一输入、第二输入,并且生成粗略VCO控制;将参考电压耦合到第二输入的第一开关;对积分器的输出进行缓冲的缓冲器;以及将积分器的输出耦合到积分器的第二输入的第二开关。VCO接收精细VCO控制和粗略VCO控制,并且生成具有基于精细VCO控制和粗略VCO控制的频率的输出信号。反馈路径接收输出信号并且产生反馈信号。(ESM)同样的发明创造已同日申请发明专利
-
-
-
-
-
-