具有上拉升压器和下拉升压器的差分驱动器

    公开(公告)号:CN105446923A

    公开(公告)日:2016-03-30

    申请号:CN201510607609.X

    申请日:2015-09-22

    Abstract: 本发明涉及具有上拉升压器和下拉升压器的差分驱动器。一种驱动器(100)包括第一电阻器和第二电阻器(RTN、RTP),该第一电阻器和第二电阻器被耦合至电源电压(VCC)并且在正输出节点和负输出节点(OUT_P和OUT_N)处被耦合至多对主晶体管(MAIN_1、MAIN_2、MAIN_3和MAIN_4)。第一对主晶体管和第二对主晶体管(MAIN_1、MAIN_2、MAIN_3和MAIN_4)将在正输出节点和负输出节点(OUT_P与OUT_N)上提供加重和去加重。驱动器(100)还包括延时反相器(110)、上拉升压器(150)和下拉升压器(180)。延时反相器(110)对一对差分输入信号(INP_PREDRV和INN_PREDRV)中的每个差分输入信号都进行延时和反相,以提供延时和反相的差分信号(INN_DE和INP_DE)。上拉升压器(150)提供旁路电流路径,该旁路电流路径对第一电阻器和第二电阻器(RTN、RTP)进行旁路但是包括第一对主晶体管和第二对主晶体管(MAIN_1、MAIN_2、MAIN_3和MAIN_4)中的至少一些。下拉升压器(180)提供从电源电压(VCC)穿过第一电阻器或第二电阻器(RTN、RTP)到地的附加电流路径。

    补偿USB 2.0高速应用中的直流损耗

    公开(公告)号:CN111801660B

    公开(公告)日:2024-10-18

    申请号:CN201980016418.2

    申请日:2019-01-11

    Inventor: Y·唐 Y·范

    Abstract: 至少在一个示例中,电流源(232)耦合到开关(234)的通道输入,并且开关(234)的输出耦合到USB 2.0通信系统(200)中的正数据线(140)或负数据线(150)。此外,电压阈值比较器(201)的第一输入耦合到负数据线(150),电压阈值比较器(201)的第二输入耦合到正数据线(140),并且电压阈值比较器(201)的输出耦合到开关(234)的控制输入。

    高速对内去偏斜电路
    5.
    发明授权

    公开(公告)号:CN102577287B

    公开(公告)日:2014-12-03

    申请号:CN201080046683.4

    申请日:2010-10-14

    Abstract: 对于差分信号传输,特别是高速应用中,携带差分信号互补部分的路径之间的对内偏斜可显著影响性能。传统去偏斜电路采用简单滤波器,即低通滤波器,为延迟元件来操作,从而解决偏斜;然而,这些滤波器可使差分信号失真,其也可不利影响性能。本发明提供了全通、可调延迟元件和去偏斜电路,从而允许补偿偏斜而不像传统电路那样降低差分信号的质量,且因此具有更好性能特征。

    高速对内去偏斜电路
    6.
    发明公开

    公开(公告)号:CN102577287A

    公开(公告)日:2012-07-11

    申请号:CN201080046683.4

    申请日:2010-10-14

    Abstract: 对于差分信号传输,特别是高速应用中,携带差分信号互补部分的路径之间的对内偏斜可显著影响性能。传统去偏斜电路采用简单滤波器,即低通滤波器,为延迟元件来操作,从而解决偏斜;然而,这些滤波器可使差分信号失真,其也可不利影响性能。本发明提供了全通、可调延迟元件和去偏斜电路,从而允许补偿偏斜而不像传统电路那样降低差分信号的质量,且因此具有更好性能特征。

    补偿USB 2.0高速应用中的直流损耗
    7.
    发明公开

    公开(公告)号:CN118606248A

    公开(公告)日:2024-09-06

    申请号:CN202410757828.5

    申请日:2019-01-11

    Inventor: Y·唐 Y·范

    Abstract: 本申请公开了补偿USB 2.0高速应用中的直流损耗。至少在一个示例中,电流源(232)耦合到开关(234)的通道输入,并且开关(234)的输出耦合到USB 2.0通信系统(200)中的正数据线(140)或负数据线(150)。此外,电压阈值比较器(201)的第一输入耦合到负数据线(150),电压阈值比较器(201)的第二输入耦合到正数据线(140),并且电压阈值比较器(201)的输出耦合到开关(234)的控制输入。

    补偿USB 2.0高速应用中的直流损耗

    公开(公告)号:CN111801660A

    公开(公告)日:2020-10-20

    申请号:CN201980016418.2

    申请日:2019-01-11

    Inventor: Y·唐 Y·范

    Abstract: 至少在一个示例中,电流源(232)耦合到开关(234)的通道输入,并且开关(234)的输出耦合到USB 2.0通信系统(200)中的正数据线(140)或负数据线(150)。此外,电压阈值比较器(201)的第一输入耦合到负数据线(150),电压阈值比较器(201)的第二输入耦合到正数据线(140),并且电压阈值比较器(201)的输出耦合到开关(234)的控制输入。

    具有上拉升压器和下拉升压器的差分驱动器

    公开(公告)号:CN105446923B

    公开(公告)日:2020-03-27

    申请号:CN201510607609.X

    申请日:2015-09-22

    Abstract: 本发明涉及具有上拉升压器和下拉升压器的差分驱动器。一种驱动器(100)包括第一电阻器和第二电阻器(RTN、RTP),该第一电阻器和第二电阻器被耦合至电源电压(VCC)并且在正输出节点和负输出节点(OUT_P和OUT_N)处被耦合至多对主晶体管(MAIN_1、MAIN_2、MAIN_3和MAIN_4)。第一对主晶体管和第二对主晶体管(MAIN_1、MAIN_2、MAIN_3和MAIN_4)将在正输出节点和负输出节点(OUT_P与OUT_N)上提供加重和去加重。驱动器(100)还包括延迟反相器(110)、上拉升压器(150)和下拉升压器(180)。延迟反相器(110)对一对差分输入信号(INP_PREDRV和INN_PREDRV)中的每个差分输入信号都进行延迟和反相,以提供延迟和反相的差分信号(INN_DE和INP_DE)。上拉升压器(150)提供旁路电流路径,该旁路电流路径对第一电阻器和第二电阻器(RTN、RTP)进行旁路但是包括第一对主晶体管和第二对主晶体管(MAIN_1、MAIN_2、MAIN_3和MAIN_4)中的至少一些。下拉升压器(180)提供从电源电压(VCC)穿过第一电阻器或第二电阻器(RTN、RTP)到地的附加电流路径。

    用于链路调训的线性系统

    公开(公告)号:CN103891230A

    公开(公告)日:2014-06-25

    申请号:CN201280053025.7

    申请日:2012-10-29

    Inventor: Y·胡 Y·范

    CPC classification number: H04L27/01

    Abstract: 提供一种用于将信道均衡化的设备,该设备对链路调训一般透明。该设备一般包括由输入电路(302)、交叉开关(304)、输出电路(306)形成的均衡化路径以及控制器(312)。每个均衡化路径耦合到信道中的至少一个,并且控制器具有VGA回路、交叉开关回路和驱动器回路。AGC回路接收第一参考电压并向输入电路提供增益控制信号,并且增益控制网络包括均衡化路径中的至少一个的副本。交叉开关回路接收第二参考电压并向交叉开关提供交叉开关控制信号。驱动器回路接收第三参考电压并为输出电路提供驱动器控制信号。

Patent Agency Ranking