高速对内去偏斜电路
    1.
    发明授权

    公开(公告)号:CN102577287B

    公开(公告)日:2014-12-03

    申请号:CN201080046683.4

    申请日:2010-10-14

    Abstract: 对于差分信号传输,特别是高速应用中,携带差分信号互补部分的路径之间的对内偏斜可显著影响性能。传统去偏斜电路采用简单滤波器,即低通滤波器,为延迟元件来操作,从而解决偏斜;然而,这些滤波器可使差分信号失真,其也可不利影响性能。本发明提供了全通、可调延迟元件和去偏斜电路,从而允许补偿偏斜而不像传统电路那样降低差分信号的质量,且因此具有更好性能特征。

    高速对内去偏斜电路
    2.
    发明公开

    公开(公告)号:CN102577287A

    公开(公告)日:2012-07-11

    申请号:CN201080046683.4

    申请日:2010-10-14

    Abstract: 对于差分信号传输,特别是高速应用中,携带差分信号互补部分的路径之间的对内偏斜可显著影响性能。传统去偏斜电路采用简单滤波器,即低通滤波器,为延迟元件来操作,从而解决偏斜;然而,这些滤波器可使差分信号失真,其也可不利影响性能。本发明提供了全通、可调延迟元件和去偏斜电路,从而允许补偿偏斜而不像传统电路那样降低差分信号的质量,且因此具有更好性能特征。

    信号调整器
    3.
    发明公开

    公开(公告)号:CN104937579A

    公开(公告)日:2015-09-23

    申请号:CN201480005450.8

    申请日:2014-01-24

    CPC classification number: G06F13/385

    Abstract: 信号调整器(6)能够包括状态机(12),其被配置为检测双向串行总线(4)上的数据信号的预定协议水平模式。信号调整器(6)还能够包括转接驱动器(14),其被配置为响应于检测到预定协议水平模式,注入电流到双向串行总线(4)上的数据信号的上升沿和下降沿的至少一个。

Patent Agency Ranking