-
公开(公告)号:CN113746769B
公开(公告)日:2024-06-14
申请号:CN202111042307.4
申请日:2017-06-30
申请人: 德克萨斯仪器股份有限公司
发明人: S·玛克赫吉 , A·A·帕特基 , M·博努 , K·A·什里瓦斯塔瓦
IPC分类号: H04L27/227 , H04L7/033 , H03M1/36 , H03L7/113 , H03L7/087 , H03L7/081 , H03K19/21 , H03D3/00
摘要: 本申请公开用于使用低带宽锁相环执行高速相位解调方案的方法和设备。示例设备包括低带宽锁相环(110),其锁定到在第一相位处的数据信号,数据信号能够在第一相位或第二相位处振荡;并且输出在第一相位处的第一输出信号和在第二相位处的第二输出信号,第一输出信号或第二输出信号在低带宽锁相环(110)的反馈环路中被利用。示例设备还包括快速相变检测电路(116),其耦合到低带宽锁相环(110)以确定数据信号在第一相位处振荡还是在第二相位处振荡;当数据信号在第一相位处振荡时,输出第一逻辑值;并且当数据信号在第二相位处振荡时,输出第二逻辑值,快速相变检测电路(110)的输出被用于确定在低带宽锁相环的反馈环路中将利用第一输出信号还是第二输出信号。
-
公开(公告)号:CN117296247A
公开(公告)日:2023-12-26
申请号:CN202280034354.0
申请日:2022-05-02
申请人: 德克萨斯仪器股份有限公司
IPC分类号: H03K5/00
摘要: 示例数字时间转换器(124)包括:第一开关(304),该第一开关具有第一端子、第二端子和被配置成接收控制信号(D)的第一控制端子。第二开关(310)具有耦合到第二端子的第三端子、第四端子和被配置成接收分频时钟信号(P1)的第二控制端子。第三开关(308)具有耦合到第二端子和第三端子的第五端子、第六端子和被配置成接收分频时钟信号(P1)的反相版本的第三控制端子。第四开关(316)具有耦合到第二端子的第七端子、第八端子和被配置成接收控制信号(D)的反相版本的第四控制端子。第五开关(318)具有耦合到第八端子的第九端子和被配置成接收反相分频时钟信号(P1)的第五控制端子。电容器(326)耦合到第六端子。
-
公开(公告)号:CN110572131A
公开(公告)日:2019-12-13
申请号:CN201910481032.0
申请日:2019-06-04
申请人: 德克萨斯仪器股份有限公司
IPC分类号: H03D7/16
摘要: 本申请公开一种具有高隔离度的低功率高动态范围的基于有源混频器的微波下变频器。一种下变频器(100),其包括:第一(140A)和第二(140B)偏置电路;混频器(120);以及变压器(150),其被耦合以接收放大器输出信号(RF信号115)。第一和第二偏置电路分别各自包括偏置晶体管(M1;M4)以及第一(111)和第二(121)节点。混频器包括耦合到第一节点的第一(M2)和第二(M3)晶体管以及耦合到第二节点的第三(M5)和第四(M6)晶体管。第二和第四晶体管耦合到第三节点(131)。第一和第三晶体管耦合到第四节点(141)。混频器还包括耦合到第四节点及电源电压节点(Vdd 105)的第一电阻器(R1)以及耦合到第三节点及电源电压节点的第二电阻器(R2)。变压器包括:初级绕组(154),其被耦合以接收放大器输出信号并且耦合到电源电压(Vdd105);以及次级绕组(156),其在第一节点处耦合到混频器和第一偏置电路,并且在第二节点处耦合到混频器和第二偏置电路。
-
公开(公告)号:CN110249425A
公开(公告)日:2019-09-17
申请号:CN201880010137.1
申请日:2018-02-08
申请人: 德克萨斯仪器股份有限公司
发明人: S·玛克赫吉 , K·A·什里瓦斯塔瓦 , S·S·南苏
摘要: 示例电路包括基本上平行于基板(117)的第一板(610),从而在第一板(610)和基板(117)中间形成第一电容。第二板(620)基本上平行于基板(117)和第一板(610)。第一板(610)位于基板(117)和第二板(620)中间。第三板(615)基本上平行于基板(117),从而在第三板(615)和基板(117)中间形成第二电容。第四板(625)基本上平行于基板(117)和第三板(615)。第三板(615)位于基板(117)和第四板(625)中间。电感器(509)连接到第一板(610)和第三板(615),以与第一电容和第二电容组合形成LC放大器。
-
公开(公告)号:CN107566309A
公开(公告)日:2018-01-09
申请号:CN201710519862.9
申请日:2017-06-30
申请人: 德克萨斯仪器股份有限公司
发明人: S·玛克赫吉 , A·A·帕特基 , M·博努 , K·A·什里瓦斯塔瓦
IPC分类号: H04L27/227 , H03L7/099 , H03L7/085
CPC分类号: H04L27/22 , H03D3/00 , H03K19/21 , H03L7/081 , H03L7/087 , H03L7/113 , H04L7/0087 , H04L7/0331 , H04L27/2271
摘要: 本申请公开用于使用低带宽锁相环执行高速相位解调方案的方法和设备。示例设备包括低带宽锁相环(110),其锁定到在第一相位处的数据信号,数据信号能够在第一相位或第二相位处振荡;并且输出在第一相位处的第一输出信号和在第二相位处的第二输出信号,第一输出信号或第二输出信号在低带宽锁相环(110)的反馈环路中被利用。示例设备还包括快速相变检测电路(116),其耦合到低带宽锁相环(110)以确定数据信号在第一相位处振荡还是在第二相位处振荡;当数据信号在第一相位处振荡时,输出第一逻辑值;并且当数据信号在第二相位处振荡时,输出第二逻辑值,快速相变检测电路(110)的输出被用于确定在低带宽锁相环的反馈环路中将利用第一输出信号还是第二输出信号。
-
公开(公告)号:CN118318395A
公开(公告)日:2024-07-09
申请号:CN202280078777.2
申请日:2022-12-02
申请人: 德克萨斯仪器股份有限公司
摘要: 一种系统(100)包括第一数字‑时间转换器(DTC)(140),其适于接收第一DTC代码和第一时钟信号。第一DTC(140)提供输出时钟信号。系统(100)包括校准DTC(150),其适于接收校准DTC代码和第二时钟信号。校准DTC(150)提供校准输出信号。系统(100)包括锁存比较器(188),其提供指示输出时钟信号和校准输出信号中的哪个被首先接收的输出。系统(100)包括平均计算模块(196),其提供锁存比较器的输出的平均值。系统(100)包括适于接收平均值的数字控制器(120)。数字控制器(120)提供DTC代码和校准DTC代码。
-
公开(公告)号:CN110249425B
公开(公告)日:2022-12-06
申请号:CN201880010137.1
申请日:2018-02-08
申请人: 德克萨斯仪器股份有限公司
发明人: S·玛克赫吉 , K·A·什里瓦斯塔瓦 , S·S·南苏
摘要: 示例电路包括基本上平行于基板(117)的第一板(610),从而在第一板(610)和基板(117)中间形成第一电容。第二板(620)基本上平行于基板(117)和第一板(610)。第一板(610)位于基板(117)和第二板(620)中间。第三板(615)基本上平行于基板(117),从而在第三板(615)和基板(117)中间形成第二电容。第四板(625)基本上平行于基板(117)和第三板(615)。第三板(615)位于基板(117)和第四板(625)中间。电感器(509)连接到第一板(610)和第三板(615),以与第一电容和第二电容组合形成LC放大器。
-
公开(公告)号:CN104518276A
公开(公告)日:2015-04-15
申请号:CN201410504795.X
申请日:2014-09-26
申请人: 德克萨斯仪器股份有限公司
CPC分类号: H02J50/10 , H01Q1/38 , H01Q7/00 , H01Q21/28 , H02J7/025 , H02J17/00 , H04B5/0031 , H04B5/0037 , H04B5/0081 , Y10T29/49018
摘要: 本发明涉及一种用于无线充电和近场通信的共用天线解决方案。一种将单个天线(100)的第一端口(115)耦合到第一耦合电路(120)和将单个天线(100)的第二端口(130)耦合到第二耦合电路(135)的方法。该方法包括将无线充电单元(125)耦合到第一耦合电路(120)和将NFC收发器模块(140)耦合到第二耦合电路(135)。该方法进一步包括在NFC收发器模块(140)操作时的时间间隔期间使单个天线(100)从无线充电单元(125)隔离,以及在无线充电单元(125)操作时的时间间隔期间使单个天线(100)从NFC收发器模块(140)隔离。
-
公开(公告)号:CN115940813A
公开(公告)日:2023-04-07
申请号:CN202211439219.2
申请日:2018-02-08
申请人: 德克萨斯仪器股份有限公司
发明人: S·玛克赫吉 , K·A·什里瓦斯塔瓦 , S·S·南苏
IPC分类号: H03B5/12 , H04L25/02 , H02J50/12 , H01L25/10 , H01L23/64 , H01L23/31 , H01L23/66 , G06K19/077
摘要: 本申请公开了用于跨电容耦合通道进行通信的设备。示例电路包括基本上平行于基板(117)的第一板(610),从而在第一板(610)和基板(117)中间形成第一电容。第二板(620)基本上平行于基板(117)和第一板(610)。第一板(610)位于基板(117)和第二板(620)中间。第三板(615)基本上平行于基板(117),从而在第三板(615)和基板(117)中间形成第二电容。第四板(625)基本上平行于基板(117)和第三板(615)。第三板(615)位于基板(117)和第四板(625)中间。电感器(509)连接到第一板(610)和第三板(615),以与第一电容和第二电容组合形成LC放大器。
-
公开(公告)号:CN113746769A
公开(公告)日:2021-12-03
申请号:CN202111042307.4
申请日:2017-06-30
申请人: 德克萨斯仪器股份有限公司
发明人: S·玛克赫吉 , A·A·帕特基 , M·博努 , K·A·什里瓦斯塔瓦
IPC分类号: H04L27/227 , H04L7/033 , H03M1/36 , H03L7/113 , H03L7/087 , H03L7/081 , H03K19/21 , H03D3/00
摘要: 本申请公开用于使用低带宽锁相环执行高速相位解调方案的方法和设备。示例设备包括低带宽锁相环(110),其锁定到在第一相位处的数据信号,数据信号能够在第一相位或第二相位处振荡;并且输出在第一相位处的第一输出信号和在第二相位处的第二输出信号,第一输出信号或第二输出信号在低带宽锁相环(110)的反馈环路中被利用。示例设备还包括快速相变检测电路(116),其耦合到低带宽锁相环(110)以确定数据信号在第一相位处振荡还是在第二相位处振荡;当数据信号在第一相位处振荡时,输出第一逻辑值;并且当数据信号在第二相位处振荡时,输出第二逻辑值,快速相变检测电路(110)的输出被用于确定在低带宽锁相环的反馈环路中将利用第一输出信号还是第二输出信号。
-
-
-
-
-
-
-
-
-